mirror of
https://github.com/pConst/basic_verilog.git
synced 2025-01-14 06:42:54 +08:00
Added typed versions of slicer functions
This commit is contained in:
parent
014b8c53e2
commit
f7ad55c7fa
@ -22,10 +22,10 @@
|
|||||||
// .I2_HI( 3 ), .I2_LO( 0 ), .I1_HI( 7 ), .I1_LO( 0 ),
|
// .I2_HI( 3 ), .I2_LO( 0 ), .I1_HI( 7 ), .I1_LO( 0 ),
|
||||||
// .O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 2 ), .O1_LO( 1 ) )::slice2d( b[3:0][7:0] );
|
// .O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 2 ), .O1_LO( 1 ) )::slice2d( b[3:0][7:0] );
|
||||||
//
|
//
|
||||||
// assign c[2:1][2:1][2:1] = slicer_functions#(
|
// assign c[2:1][2:1][2:1] = slicer_functions#( .T( my_data_type ),
|
||||||
// .I3_HI( 3 ), .I3_LO( 0 ), .I2_HI( 3 ), .I2_LO( 0 ),
|
// .I3_HI( 3 ), .I3_LO( 0 ), .I2_HI( 3 ), .I2_LO( 0 ),
|
||||||
// .I1_HI( 7 ), .I1_LO( 0 ), .O3_HI( 2 ), .O3_LO( 1 ),
|
// .I1_HI( 7 ), .I1_LO( 0 ), .O3_HI( 2 ), .O3_LO( 1 ),
|
||||||
// .O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 2 ), .O1_LO( 1 ) )::slice3d( d[3:0][3:0][7:0] );
|
// .O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 2 ), .O1_LO( 1 ) )::slice3d_t( d[3:0][3:0][7:0] );
|
||||||
//
|
//
|
||||||
|
|
||||||
|
|
||||||
@ -49,7 +49,9 @@ virtual class slicer_functions #( parameter
|
|||||||
O2_LO = 1,
|
O2_LO = 1,
|
||||||
|
|
||||||
O1_HI = 2, // least significant size
|
O1_HI = 2, // least significant size
|
||||||
O1_LO = 1
|
O1_LO = 1,
|
||||||
|
|
||||||
|
type T = int
|
||||||
);
|
);
|
||||||
|
|
||||||
|
|
||||||
@ -76,5 +78,31 @@ virtual class slicer_functions #( parameter
|
|||||||
end //i
|
end //i
|
||||||
endfunction
|
endfunction
|
||||||
|
|
||||||
|
|
||||||
|
// Custom data type versions =================================================
|
||||||
|
|
||||||
|
static function T [O2_HI:O2_LO][O1_HI:O1_LO] slice2d_t(
|
||||||
|
input T [I2_HI:I2_LO][I1_HI:I1_LO] in
|
||||||
|
);
|
||||||
|
|
||||||
|
integer i;
|
||||||
|
for ( i=O2_LO; i<=O2_HI; i++ ) begin
|
||||||
|
slice2d_t[i][O1_HI:O1_LO] = in[i][O1_HI:O1_LO];
|
||||||
|
end //i
|
||||||
|
endfunction
|
||||||
|
|
||||||
|
|
||||||
|
static function T [O3_HI:O3_LO][O2_HI:O2_LO][O1_HI:O1_LO] slice3d_t(
|
||||||
|
input T [I3_HI:I3_LO][I2_HI:I2_LO][I1_HI:I1_LO] in
|
||||||
|
);
|
||||||
|
|
||||||
|
integer i,j;
|
||||||
|
for ( i=O3_LO; i<=O3_HI; i++ ) begin
|
||||||
|
for ( j=O2_LO; j<=O2_HI; j++ ) begin
|
||||||
|
slice3d_t[i][j][O1_HI:O1_LO] = in[i][j][O1_HI:O1_LO];
|
||||||
|
end //j
|
||||||
|
end //i
|
||||||
|
endfunction
|
||||||
|
|
||||||
endclass
|
endclass
|
||||||
|
|
||||||
|
203
slicer_functions_tb.sv
Normal file
203
slicer_functions_tb.sv
Normal file
@ -0,0 +1,203 @@
|
|||||||
|
//------------------------------------------------------------------------------
|
||||||
|
// slicer_functions_tb.sv
|
||||||
|
// published as part of https://github.com/pConst/basic_verilog
|
||||||
|
// Konstantin Pavlov, pavlovconst@gmail.com
|
||||||
|
//------------------------------------------------------------------------------
|
||||||
|
|
||||||
|
// INFO ------------------------------------------------------------------------
|
||||||
|
// Testbench for slicer_functions.vh
|
||||||
|
|
||||||
|
// use this define to make some things differently in simulation
|
||||||
|
`define SIMULATION yes
|
||||||
|
|
||||||
|
`timescale 1ns / 1ps
|
||||||
|
|
||||||
|
module slicer_functions_tb();
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
// Print out time markers in nanoseconds
|
||||||
|
// Example: $display("[T=%0t] start=%d", $realtime, start);
|
||||||
|
$timeformat(-9, 3, " ns");
|
||||||
|
|
||||||
|
// seed value setting is intentionally manual to achieve repeatability between sim runs
|
||||||
|
$urandom( 1 ); // SEED value
|
||||||
|
end
|
||||||
|
|
||||||
|
logic clk200;
|
||||||
|
sim_clk_gen #(
|
||||||
|
.FREQ( 200_000_000 ), // in Hz
|
||||||
|
.PHASE( 0 ), // in degrees
|
||||||
|
.DUTY( 50 ), // in percentage
|
||||||
|
.DISTORT( 10 ) // in picoseconds
|
||||||
|
) clk200_gen (
|
||||||
|
.ena( 1'b1 ),
|
||||||
|
.clk( clk200 ),
|
||||||
|
.clkd( )
|
||||||
|
);
|
||||||
|
|
||||||
|
logic nrst_once;
|
||||||
|
|
||||||
|
logic [31:0] clk200_div;
|
||||||
|
clk_divider #(
|
||||||
|
.WIDTH( 32 )
|
||||||
|
) cd1 (
|
||||||
|
.clk( clk200 ),
|
||||||
|
.nrst( nrst_once ),
|
||||||
|
.ena( 1'b1 ),
|
||||||
|
.out( clk200_div[31:0] )
|
||||||
|
);
|
||||||
|
|
||||||
|
logic [31:0] clk200_div_rise;
|
||||||
|
edge_detect ed1[31:0] (
|
||||||
|
.clk( {32{clk200}} ),
|
||||||
|
.anrst( {32{nrst_once}} ),
|
||||||
|
.in( clk200_div[31:0] ),
|
||||||
|
.rising( clk200_div_rise[31:0] ),
|
||||||
|
.falling( ),
|
||||||
|
.both( )
|
||||||
|
);
|
||||||
|
|
||||||
|
// external device "asynchronous" clock
|
||||||
|
logic clk33;
|
||||||
|
logic clk33d;
|
||||||
|
sim_clk_gen #(
|
||||||
|
.FREQ( 200_000_000 ), // in Hz
|
||||||
|
.PHASE( 0 ), // in degrees
|
||||||
|
.DUTY( 50 ), // in percentage
|
||||||
|
.DISTORT( 1000 ) // in picoseconds
|
||||||
|
) clk33_gen (
|
||||||
|
.ena( 1'b1 ),
|
||||||
|
.clk( clk33 ),
|
||||||
|
.clkd( clk33d )
|
||||||
|
);
|
||||||
|
|
||||||
|
|
||||||
|
logic rst;
|
||||||
|
initial begin
|
||||||
|
rst = 1'b0; // initialization
|
||||||
|
repeat( 1 ) @(posedge clk200);
|
||||||
|
|
||||||
|
forever begin
|
||||||
|
repeat( 1 ) @(posedge clk200); // synchronous rise
|
||||||
|
rst = 1'b1;
|
||||||
|
//$urandom( 1 ); // uncomment to get the same random pattern EVERY nrst
|
||||||
|
|
||||||
|
repeat( 2 ) @(posedge clk200); // synchronous fall, controls rst pulse width
|
||||||
|
rst = 1'b0;
|
||||||
|
|
||||||
|
repeat( 100 ) @(posedge clk200); // controls test body width
|
||||||
|
end
|
||||||
|
end
|
||||||
|
logic nrst;
|
||||||
|
assign nrst = ~rst;
|
||||||
|
|
||||||
|
|
||||||
|
logic rst_once;
|
||||||
|
initial begin
|
||||||
|
rst_once = 1'b0; // initialization
|
||||||
|
repeat( 1 ) @(posedge clk200);
|
||||||
|
|
||||||
|
repeat( 1 ) @(posedge clk200); // synchronous rise
|
||||||
|
rst_once = 1'b1;
|
||||||
|
|
||||||
|
repeat( 2 ) @(posedge clk200); // synchronous fall, controls rst_once pulse width
|
||||||
|
rst_once = 1'b0;
|
||||||
|
end
|
||||||
|
//logic nrst_once; // declared before
|
||||||
|
assign nrst_once = ~rst_once;
|
||||||
|
|
||||||
|
|
||||||
|
// random pattern generation
|
||||||
|
logic [31:0] rnd_data;
|
||||||
|
always_ff @(posedge clk200) begin
|
||||||
|
rnd_data[31:0] <= $urandom;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial forever begin
|
||||||
|
@(posedge nrst);
|
||||||
|
$display("[T=%0t] rnd_data[]=%h", $realtime, rnd_data[31:0]);
|
||||||
|
end
|
||||||
|
|
||||||
|
|
||||||
|
// helper start strobe appears unpredictable up to 20 clocks after nrst
|
||||||
|
logic start;
|
||||||
|
initial forever begin
|
||||||
|
start = 1'b0; // initialization
|
||||||
|
|
||||||
|
@(posedge nrst); // synchronous rise after EVERY nrst
|
||||||
|
repeat( $urandom_range(0, 20) ) @(posedge clk200);
|
||||||
|
start = 1'b1;
|
||||||
|
|
||||||
|
@(posedge clk200); // synchronous fall exactly 1 clock after rise
|
||||||
|
start = 1'b0;
|
||||||
|
end
|
||||||
|
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
// #10000 $stop;
|
||||||
|
// #10000 $finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
// Module under test ===========================================================
|
||||||
|
|
||||||
|
logic [15:0] seq_cntr = '0;
|
||||||
|
|
||||||
|
logic [31:0] id = '0;
|
||||||
|
always_ff @(posedge clk200) begin
|
||||||
|
if( ~nrst_once ) begin
|
||||||
|
seq_cntr[15:0] <= '0;
|
||||||
|
id[31:0] <= '0;
|
||||||
|
end else begin
|
||||||
|
// incrementing sequence counter
|
||||||
|
if( seq_cntr[15:0]!= '1 ) begin
|
||||||
|
seq_cntr[15:0] <= seq_cntr[15:0] + 1'b1;
|
||||||
|
end
|
||||||
|
|
||||||
|
if( seq_cntr[15:0]<300 ) begin
|
||||||
|
id[31:0] <= '1;
|
||||||
|
//id[31:0] <= {4{rnd_data[15:0]}};
|
||||||
|
end else begin
|
||||||
|
id[31:0] <= '0;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
`include "gray_functions.vh"
|
||||||
|
|
||||||
|
logic [15:0] gray;
|
||||||
|
logic [15:0] bin;
|
||||||
|
always_comb begin
|
||||||
|
gray[15:0] = gray_functions#(16)::bin2gray( seq_cntr[15:0] );
|
||||||
|
bin[15:0] = gray_functions#(16)::gray2bin( gray[15:0] );
|
||||||
|
end
|
||||||
|
|
||||||
|
|
||||||
|
`include "slicer_functions.vh"
|
||||||
|
|
||||||
|
logic [3:0][3:0][7:0] d1 = {32'hdead_beef,32'h1234_5678,32'hface_face,32'habcd_efef};
|
||||||
|
logic [2:1][2:1][3:0] s1;
|
||||||
|
always_comb begin
|
||||||
|
s1 = slicer_functions#(
|
||||||
|
.I3_HI( 3 ), .I3_LO( 0 ), .I2_HI( 3 ), .I2_LO( 0 ),
|
||||||
|
.I1_HI( 7 ), .I1_LO( 0 ), .O3_HI( 2 ), .O3_LO( 1 ),
|
||||||
|
.O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 3 ), .O1_LO( 0 ) )::slice3d( d1 );
|
||||||
|
end
|
||||||
|
|
||||||
|
|
||||||
|
typedef struct packed {
|
||||||
|
logic a;
|
||||||
|
//logic b;
|
||||||
|
} my_struct_t;
|
||||||
|
|
||||||
|
my_struct_t [3:0][3:0][7:0] d2 = {32'hdead_beef,32'h1234_5678,32'hface_face,32'habcd_efef};
|
||||||
|
my_struct_t [2:1][2:1][3:0] s2;
|
||||||
|
always_comb begin
|
||||||
|
s2 = slicer_functions#( .T(my_struct_t),
|
||||||
|
.I3_HI( 3 ), .I3_LO( 0 ), .I2_HI( 3 ), .I2_LO( 0 ),
|
||||||
|
.I1_HI( 7 ), .I1_LO( 0 ), .O3_HI( 2 ), .O3_LO( 1 ),
|
||||||
|
.O2_HI( 2 ), .O2_LO( 1 ), .O1_HI( 3 ), .O1_LO( 0 ) )::slice3d_t( d2 );
|
||||||
|
end
|
||||||
|
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
Loading…
x
Reference in New Issue
Block a user