mirror of
https://github.com/corundum/corundum.git
synced 2025-01-30 08:32:52 +08:00
Copy pcie_axil_master as pcie_axil_master_minimal
This commit is contained in:
parent
f2f19f7174
commit
2984b5b09d
775
rtl/pcie_axil_master_minimal.v
Normal file
775
rtl/pcie_axil_master_minimal.v
Normal file
@ -0,0 +1,775 @@
|
|||||||
|
/*
|
||||||
|
|
||||||
|
Copyright (c) 2021 Alex Forencich
|
||||||
|
|
||||||
|
Permission is hereby granted, free of charge, to any person obtaining a copy
|
||||||
|
of this software and associated documentation files (the "Software"), to deal
|
||||||
|
in the Software without restriction, including without limitation the rights
|
||||||
|
to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
|
||||||
|
copies of the Software, and to permit persons to whom the Software is
|
||||||
|
furnished to do so, subject to the following conditions:
|
||||||
|
|
||||||
|
The above copyright notice and this permission notice shall be included in
|
||||||
|
all copies or substantial portions of the Software.
|
||||||
|
|
||||||
|
THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
|
||||||
|
IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY
|
||||||
|
FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
|
||||||
|
AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
|
||||||
|
LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
|
||||||
|
OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
|
||||||
|
THE SOFTWARE.
|
||||||
|
|
||||||
|
*/
|
||||||
|
|
||||||
|
// Language: Verilog 2001
|
||||||
|
|
||||||
|
`timescale 1ns / 1ps
|
||||||
|
|
||||||
|
/*
|
||||||
|
* PCIe AXI Lite Master (minimal version, supports only aligned, 1 DW operations)
|
||||||
|
*/
|
||||||
|
module pcie_axil_master_minimal #
|
||||||
|
(
|
||||||
|
// TLP segment count
|
||||||
|
parameter TLP_SEG_COUNT = 1,
|
||||||
|
// TLP segment data width
|
||||||
|
parameter TLP_SEG_DATA_WIDTH = 256,
|
||||||
|
// TLP segment strobe width
|
||||||
|
parameter TLP_SEG_STRB_WIDTH = TLP_SEG_DATA_WIDTH/32,
|
||||||
|
// TLP segment header width
|
||||||
|
parameter TLP_SEG_HDR_WIDTH = 128,
|
||||||
|
// Width of AXI lite data bus in bits
|
||||||
|
parameter AXIL_DATA_WIDTH = 32,
|
||||||
|
// Width of AXI lite address bus in bits
|
||||||
|
parameter AXIL_ADDR_WIDTH = 64,
|
||||||
|
// Width of AXI lite wstrb (width of data bus in words)
|
||||||
|
parameter AXIL_STRB_WIDTH = (AXIL_DATA_WIDTH/8),
|
||||||
|
// Force 64 bit address
|
||||||
|
parameter TLP_FORCE_64_BIT_ADDR = 0
|
||||||
|
)
|
||||||
|
(
|
||||||
|
input wire clk,
|
||||||
|
input wire rst,
|
||||||
|
|
||||||
|
/*
|
||||||
|
* TLP input (request)
|
||||||
|
*/
|
||||||
|
input wire [TLP_SEG_COUNT*TLP_SEG_DATA_WIDTH-1:0] rx_req_tlp_data,
|
||||||
|
input wire [TLP_SEG_COUNT*TLP_SEG_HDR_WIDTH-1:0] rx_req_tlp_hdr,
|
||||||
|
input wire [TLP_SEG_COUNT-1:0] rx_req_tlp_valid,
|
||||||
|
input wire [TLP_SEG_COUNT-1:0] rx_req_tlp_sop,
|
||||||
|
input wire [TLP_SEG_COUNT-1:0] rx_req_tlp_eop,
|
||||||
|
output wire rx_req_tlp_ready,
|
||||||
|
|
||||||
|
/*
|
||||||
|
* TLP output (completion)
|
||||||
|
*/
|
||||||
|
output wire [TLP_SEG_COUNT*TLP_SEG_DATA_WIDTH-1:0] tx_cpl_tlp_data,
|
||||||
|
output wire [TLP_SEG_COUNT*TLP_SEG_STRB_WIDTH-1:0] tx_cpl_tlp_strb,
|
||||||
|
output wire [TLP_SEG_COUNT*TLP_SEG_HDR_WIDTH-1:0] tx_cpl_tlp_hdr,
|
||||||
|
output wire [TLP_SEG_COUNT-1:0] tx_cpl_tlp_valid,
|
||||||
|
output wire [TLP_SEG_COUNT-1:0] tx_cpl_tlp_sop,
|
||||||
|
output wire [TLP_SEG_COUNT-1:0] tx_cpl_tlp_eop,
|
||||||
|
input wire tx_cpl_tlp_ready,
|
||||||
|
|
||||||
|
/*
|
||||||
|
* AXI Lite Master output
|
||||||
|
*/
|
||||||
|
output wire [AXIL_ADDR_WIDTH-1:0] m_axil_awaddr,
|
||||||
|
output wire [2:0] m_axil_awprot,
|
||||||
|
output wire m_axil_awvalid,
|
||||||
|
input wire m_axil_awready,
|
||||||
|
output wire [AXIL_DATA_WIDTH-1:0] m_axil_wdata,
|
||||||
|
output wire [AXIL_STRB_WIDTH-1:0] m_axil_wstrb,
|
||||||
|
output wire m_axil_wvalid,
|
||||||
|
input wire m_axil_wready,
|
||||||
|
input wire [1:0] m_axil_bresp,
|
||||||
|
input wire m_axil_bvalid,
|
||||||
|
output wire m_axil_bready,
|
||||||
|
output wire [AXIL_ADDR_WIDTH-1:0] m_axil_araddr,
|
||||||
|
output wire [2:0] m_axil_arprot,
|
||||||
|
output wire m_axil_arvalid,
|
||||||
|
input wire m_axil_arready,
|
||||||
|
input wire [AXIL_DATA_WIDTH-1:0] m_axil_rdata,
|
||||||
|
input wire [1:0] m_axil_rresp,
|
||||||
|
input wire m_axil_rvalid,
|
||||||
|
output wire m_axil_rready,
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Configuration
|
||||||
|
*/
|
||||||
|
input wire [15:0] completer_id,
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Status
|
||||||
|
*/
|
||||||
|
output wire status_error_cor,
|
||||||
|
output wire status_error_uncor
|
||||||
|
);
|
||||||
|
|
||||||
|
parameter TLP_DATA_WIDTH = TLP_SEG_COUNT*TLP_SEG_DATA_WIDTH;
|
||||||
|
parameter TLP_STRB_WIDTH = TLP_SEG_COUNT*TLP_SEG_STRB_WIDTH;
|
||||||
|
parameter TLP_DATA_WIDTH_BYTES = TLP_DATA_WIDTH/8;
|
||||||
|
parameter TLP_DATA_WIDTH_DWORDS = TLP_DATA_WIDTH/32;
|
||||||
|
|
||||||
|
parameter RESP_FIFO_ADDR_WIDTH = 5;
|
||||||
|
|
||||||
|
// bus width assertions
|
||||||
|
initial begin
|
||||||
|
if (TLP_SEG_COUNT != 1) begin
|
||||||
|
$error("Error: TLP segment count must be 1 (instance %m)");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (TLP_SEG_HDR_WIDTH != 128) begin
|
||||||
|
$error("Error: TLP segment header width must be 128 (instance %m)");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (TLP_STRB_WIDTH*32 != TLP_DATA_WIDTH) begin
|
||||||
|
$error("Error: PCIe interface requires dword (32-bit) granularity (instance %m)");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (AXIL_DATA_WIDTH != 32) begin
|
||||||
|
$error("Error: AXI lite interface width must be 32 (instance %m)");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (AXIL_STRB_WIDTH * 8 != AXIL_DATA_WIDTH) begin
|
||||||
|
$error("Error: AXI lite interface requires byte (8-bit) granularity (instance %m)");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
localparam [2:0]
|
||||||
|
TLP_FMT_3DW = 3'b000,
|
||||||
|
TLP_FMT_4DW = 3'b001,
|
||||||
|
TLP_FMT_3DW_DATA = 3'b010,
|
||||||
|
TLP_FMT_4DW_DATA = 3'b011,
|
||||||
|
TLP_FMT_PREFIX = 3'b100;
|
||||||
|
|
||||||
|
localparam [2:0]
|
||||||
|
CPL_STATUS_SC = 3'b000, // successful completion
|
||||||
|
CPL_STATUS_UR = 3'b001, // unsupported request
|
||||||
|
CPL_STATUS_CRS = 3'b010, // configuration request retry status
|
||||||
|
CPL_STATUS_CA = 3'b100; // completer abort
|
||||||
|
|
||||||
|
localparam [0:0]
|
||||||
|
REQ_STATE_IDLE = 1'd0,
|
||||||
|
REQ_STATE_WAIT_END = 1'd1;
|
||||||
|
|
||||||
|
reg [0:0] req_state_reg = REQ_STATE_IDLE, req_state_next;
|
||||||
|
|
||||||
|
localparam [1:0]
|
||||||
|
RESP_STATE_IDLE = 2'd0,
|
||||||
|
RESP_STATE_READ = 2'd1,
|
||||||
|
RESP_STATE_WRITE = 2'd2,
|
||||||
|
RESP_STATE_CPL = 2'd3;
|
||||||
|
|
||||||
|
reg [1:0] resp_state_reg = RESP_STATE_IDLE, resp_state_next;
|
||||||
|
|
||||||
|
reg [2:0] cpl_status_reg = 3'b000, cpl_status_next;
|
||||||
|
reg cpl_data_reg = 1'b0, cpl_data_next;
|
||||||
|
reg [9:0] dword_count_reg = 10'd0, dword_count_next;
|
||||||
|
reg [11:0] byte_count_reg = 12'd0, byte_count_next;
|
||||||
|
reg [6:0] lower_addr_reg = 7'd0, lower_addr_next;
|
||||||
|
reg [15:0] requester_id_reg = 16'd0, requester_id_next;
|
||||||
|
reg [9:0] tag_reg = 10'd0, tag_next;
|
||||||
|
reg [2:0] tc_reg = 3'd0, tc_next;
|
||||||
|
reg [2:0] attr_reg = 3'd0, attr_next;
|
||||||
|
|
||||||
|
reg [2:0] rx_req_tlp_hdr_fmt;
|
||||||
|
reg [4:0] rx_req_tlp_hdr_type;
|
||||||
|
reg [2:0] rx_req_tlp_hdr_tc;
|
||||||
|
reg rx_req_tlp_hdr_ln;
|
||||||
|
reg rx_req_tlp_hdr_th;
|
||||||
|
reg rx_req_tlp_hdr_td;
|
||||||
|
reg rx_req_tlp_hdr_ep;
|
||||||
|
reg [2:0] rx_req_tlp_hdr_attr;
|
||||||
|
reg [1:0] rx_req_tlp_hdr_at;
|
||||||
|
reg [10:0] rx_req_tlp_hdr_length;
|
||||||
|
reg [15:0] rx_req_tlp_hdr_requester_id;
|
||||||
|
reg [9:0] rx_req_tlp_hdr_tag;
|
||||||
|
reg [7:0] rx_req_tlp_hdr_last_be;
|
||||||
|
reg [7:0] rx_req_tlp_hdr_first_be;
|
||||||
|
reg [63:0] rx_req_tlp_hdr_addr;
|
||||||
|
reg [1:0] rx_req_tlp_hdr_ph;
|
||||||
|
|
||||||
|
reg [127:0] cpl_tlp_hdr;
|
||||||
|
|
||||||
|
reg [RESP_FIFO_ADDR_WIDTH+1-1:0] resp_fifo_wr_ptr_reg = 0;
|
||||||
|
reg [RESP_FIFO_ADDR_WIDTH+1-1:0] resp_fifo_rd_ptr_reg = 0, resp_fifo_rd_ptr_next;
|
||||||
|
|
||||||
|
reg resp_fifo_op_read[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg resp_fifo_op_write[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [2:0] resp_fifo_cpl_status[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg resp_fifo_cpl_data[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [9:0] resp_fifo_length[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [11:0] resp_fifo_byte_count[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [6:0] resp_fifo_lower_addr[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [15:0] resp_fifo_requester_id[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [9:0] resp_fifo_tag[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [2:0] resp_fifo_tc[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg [2:0] resp_fifo_attr[(2**RESP_FIFO_ADDR_WIDTH)-1:0];
|
||||||
|
reg resp_fifo_wr_op_read;
|
||||||
|
reg resp_fifo_wr_op_write;
|
||||||
|
reg [2:0] resp_fifo_wr_cpl_status;
|
||||||
|
reg resp_fifo_wr_cpl_data;
|
||||||
|
reg [9:0] resp_fifo_wr_length;
|
||||||
|
reg [11:0] resp_fifo_wr_byte_count;
|
||||||
|
reg [7:0] resp_fifo_wr_lower_addr;
|
||||||
|
reg [15:0] resp_fifo_wr_requester_id;
|
||||||
|
reg [9:0] resp_fifo_wr_tag;
|
||||||
|
reg [2:0] resp_fifo_wr_tc;
|
||||||
|
reg [2:0] resp_fifo_wr_attr;
|
||||||
|
reg resp_fifo_we;
|
||||||
|
reg resp_fifo_half_full_reg = 1'b0;
|
||||||
|
|
||||||
|
reg rx_req_tlp_ready_reg = 1'b0, rx_req_tlp_ready_next;
|
||||||
|
|
||||||
|
reg [TLP_SEG_COUNT*TLP_SEG_DATA_WIDTH-1:0] tx_cpl_tlp_data_reg = 0, tx_cpl_tlp_data_next;
|
||||||
|
reg [TLP_SEG_COUNT*TLP_SEG_STRB_WIDTH-1:0] tx_cpl_tlp_strb_reg = 0, tx_cpl_tlp_strb_next;
|
||||||
|
reg [TLP_SEG_COUNT*TLP_SEG_HDR_WIDTH-1:0] tx_cpl_tlp_hdr_reg = 0, tx_cpl_tlp_hdr_next;
|
||||||
|
reg [TLP_SEG_COUNT-1:0] tx_cpl_tlp_valid_reg = 0, tx_cpl_tlp_valid_next;
|
||||||
|
|
||||||
|
reg [AXIL_ADDR_WIDTH-1:0] m_axil_addr_reg = {AXIL_ADDR_WIDTH{1'b0}}, m_axil_addr_next;
|
||||||
|
reg m_axil_awvalid_reg = 1'b0, m_axil_awvalid_next;
|
||||||
|
reg [AXIL_DATA_WIDTH-1:0] m_axil_wdata_reg = {AXIL_DATA_WIDTH{1'b0}}, m_axil_wdata_next;
|
||||||
|
reg [AXIL_STRB_WIDTH-1:0] m_axil_wstrb_reg = {AXIL_STRB_WIDTH{1'b0}}, m_axil_wstrb_next;
|
||||||
|
reg m_axil_wvalid_reg = 1'b0, m_axil_wvalid_next;
|
||||||
|
reg m_axil_bready_reg = 1'b0, m_axil_bready_next;
|
||||||
|
reg m_axil_arvalid_reg = 1'b0, m_axil_arvalid_next;
|
||||||
|
reg m_axil_rready_reg = 1'b0, m_axil_rready_next;
|
||||||
|
|
||||||
|
reg status_error_cor_reg = 1'b0, status_error_cor_next;
|
||||||
|
reg status_error_uncor_reg = 1'b0, status_error_uncor_next;
|
||||||
|
|
||||||
|
assign rx_req_tlp_ready = rx_req_tlp_ready_reg;
|
||||||
|
|
||||||
|
assign tx_cpl_tlp_data = tx_cpl_tlp_data_reg;
|
||||||
|
assign tx_cpl_tlp_strb = tx_cpl_tlp_strb_reg;
|
||||||
|
assign tx_cpl_tlp_hdr = tx_cpl_tlp_hdr_reg;
|
||||||
|
assign tx_cpl_tlp_valid = tx_cpl_tlp_valid_reg;
|
||||||
|
assign tx_cpl_tlp_sop = 1'b1;
|
||||||
|
assign tx_cpl_tlp_eop = 1'b1;
|
||||||
|
|
||||||
|
assign m_axil_awaddr = m_axil_addr_reg;
|
||||||
|
assign m_axil_awprot = 3'b010;
|
||||||
|
assign m_axil_awvalid = m_axil_awvalid_reg;
|
||||||
|
assign m_axil_wdata = m_axil_wdata_reg;
|
||||||
|
assign m_axil_wstrb = m_axil_wstrb_reg;
|
||||||
|
assign m_axil_wvalid = m_axil_wvalid_reg;
|
||||||
|
assign m_axil_bready = m_axil_bready_reg;
|
||||||
|
assign m_axil_araddr = m_axil_addr_reg;
|
||||||
|
assign m_axil_arprot = 3'b010;
|
||||||
|
assign m_axil_arvalid = m_axil_arvalid_reg;
|
||||||
|
assign m_axil_rready = m_axil_rready_reg;
|
||||||
|
|
||||||
|
assign status_error_cor = status_error_cor_reg;
|
||||||
|
assign status_error_uncor = status_error_uncor_reg;
|
||||||
|
|
||||||
|
always @* begin
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
|
||||||
|
rx_req_tlp_ready_next = 1'b0;
|
||||||
|
|
||||||
|
m_axil_addr_next = m_axil_addr_reg;
|
||||||
|
m_axil_awvalid_next = m_axil_awvalid_reg && !m_axil_awready;
|
||||||
|
m_axil_wdata_next = m_axil_wdata_reg;
|
||||||
|
m_axil_wstrb_next = m_axil_wstrb_reg;
|
||||||
|
m_axil_wvalid_next = m_axil_wvalid_reg && !m_axil_wready;
|
||||||
|
m_axil_arvalid_next = m_axil_arvalid_reg && !m_axil_arready;
|
||||||
|
|
||||||
|
status_error_cor_next = 1'b0;
|
||||||
|
status_error_uncor_next = 1'b0;
|
||||||
|
|
||||||
|
// TLP header parsing
|
||||||
|
// DW 0
|
||||||
|
rx_req_tlp_hdr_fmt = rx_req_tlp_hdr[127:125]; // fmt
|
||||||
|
rx_req_tlp_hdr_type = rx_req_tlp_hdr[124:120]; // type
|
||||||
|
rx_req_tlp_hdr_tag[9] = rx_req_tlp_hdr[119]; // T9
|
||||||
|
rx_req_tlp_hdr_tc = rx_req_tlp_hdr[118:116]; // TC
|
||||||
|
rx_req_tlp_hdr_tag[8] = rx_req_tlp_hdr[115]; // T8
|
||||||
|
rx_req_tlp_hdr_attr[2] = rx_req_tlp_hdr[114]; // attr
|
||||||
|
rx_req_tlp_hdr_ln = rx_req_tlp_hdr[113]; // LN
|
||||||
|
rx_req_tlp_hdr_th = rx_req_tlp_hdr[112]; // TH
|
||||||
|
rx_req_tlp_hdr_td = rx_req_tlp_hdr[111]; // TD
|
||||||
|
rx_req_tlp_hdr_ep = rx_req_tlp_hdr[110]; // EP
|
||||||
|
rx_req_tlp_hdr_attr[1:0] = rx_req_tlp_hdr[109:108]; // attr
|
||||||
|
rx_req_tlp_hdr_at = rx_req_tlp_hdr[107:106]; // AT
|
||||||
|
rx_req_tlp_hdr_length = {rx_req_tlp_hdr[105:96] == 0, rx_req_tlp_hdr[105:96]}; // length
|
||||||
|
// DW 1
|
||||||
|
rx_req_tlp_hdr_requester_id = rx_req_tlp_hdr[95:80]; // requester ID
|
||||||
|
rx_req_tlp_hdr_tag[7:0] = rx_req_tlp_hdr[79:72]; // tag
|
||||||
|
rx_req_tlp_hdr_last_be = rx_req_tlp_hdr[71:68]; // last BE
|
||||||
|
rx_req_tlp_hdr_first_be = rx_req_tlp_hdr[67:64]; // first BE
|
||||||
|
if (rx_req_tlp_hdr_fmt[0] || TLP_FORCE_64_BIT_ADDR) begin
|
||||||
|
// 4 DW (64-bit address)
|
||||||
|
// DW 2+3
|
||||||
|
rx_req_tlp_hdr_addr = {rx_req_tlp_hdr[63:2], 2'b00}; // addr
|
||||||
|
rx_req_tlp_hdr_ph = rx_req_tlp_hdr[1:0]; // PH
|
||||||
|
end else begin
|
||||||
|
// 3 DW (32-bit address)
|
||||||
|
// DW 2
|
||||||
|
rx_req_tlp_hdr_addr = {rx_req_tlp_hdr[63:34], 2'b00}; // addr
|
||||||
|
rx_req_tlp_hdr_ph = rx_req_tlp_hdr[33:32]; // PH
|
||||||
|
end
|
||||||
|
|
||||||
|
resp_fifo_wr_op_read = 1'b0;
|
||||||
|
resp_fifo_wr_op_write = 1'b0;
|
||||||
|
resp_fifo_wr_cpl_status = CPL_STATUS_SC;
|
||||||
|
resp_fifo_wr_cpl_data = 1'b0;
|
||||||
|
resp_fifo_wr_length = 10'd0;
|
||||||
|
resp_fifo_wr_byte_count = 10'd0;
|
||||||
|
resp_fifo_wr_lower_addr = 7'd0;
|
||||||
|
resp_fifo_wr_requester_id = rx_req_tlp_hdr_requester_id;
|
||||||
|
resp_fifo_wr_tag = rx_req_tlp_hdr_tag;
|
||||||
|
resp_fifo_wr_tc = rx_req_tlp_hdr_tc;
|
||||||
|
resp_fifo_wr_attr = rx_req_tlp_hdr_attr;
|
||||||
|
resp_fifo_we = 1'b0;
|
||||||
|
|
||||||
|
case (req_state_reg)
|
||||||
|
REQ_STATE_IDLE: begin
|
||||||
|
// idle state; wait for request
|
||||||
|
|
||||||
|
rx_req_tlp_ready_next = (!m_axil_awvalid_reg || m_axil_awready)
|
||||||
|
&& (!m_axil_arvalid_reg || m_axil_arready)
|
||||||
|
&& (!m_axil_wvalid_reg || m_axil_wready)
|
||||||
|
&& !resp_fifo_half_full_reg;
|
||||||
|
|
||||||
|
if (rx_req_tlp_ready && rx_req_tlp_valid && rx_req_tlp_sop) begin
|
||||||
|
m_axil_addr_next = rx_req_tlp_hdr_addr;
|
||||||
|
m_axil_wdata_next = rx_req_tlp_data[31:0];
|
||||||
|
m_axil_wstrb_next = rx_req_tlp_hdr_first_be;
|
||||||
|
|
||||||
|
if (!rx_req_tlp_hdr_fmt[1] && rx_req_tlp_hdr_type == 5'b00000) begin
|
||||||
|
// read request
|
||||||
|
if (rx_req_tlp_hdr_length == 11'd1) begin
|
||||||
|
// length OK
|
||||||
|
m_axil_arvalid_next = 1'b1;
|
||||||
|
rx_req_tlp_ready_next = 1'b0;
|
||||||
|
|
||||||
|
// perform read and return completion
|
||||||
|
resp_fifo_wr_op_read = 1'b1;
|
||||||
|
resp_fifo_wr_cpl_status = CPL_STATUS_SC;
|
||||||
|
resp_fifo_wr_cpl_data = 1'b1;
|
||||||
|
resp_fifo_wr_length = 10'd1;
|
||||||
|
|
||||||
|
casez (rx_req_tlp_hdr_first_be)
|
||||||
|
4'b0000: resp_fifo_wr_byte_count = 12'd1;
|
||||||
|
4'b0001: resp_fifo_wr_byte_count = 12'd1;
|
||||||
|
4'b0010: resp_fifo_wr_byte_count = 12'd1;
|
||||||
|
4'b0100: resp_fifo_wr_byte_count = 12'd1;
|
||||||
|
4'b1000: resp_fifo_wr_byte_count = 12'd1;
|
||||||
|
4'b0011: resp_fifo_wr_byte_count = 12'd2;
|
||||||
|
4'b0110: resp_fifo_wr_byte_count = 12'd2;
|
||||||
|
4'b1100: resp_fifo_wr_byte_count = 12'd2;
|
||||||
|
4'b01z1: resp_fifo_wr_byte_count = 12'd3;
|
||||||
|
4'b1z10: resp_fifo_wr_byte_count = 12'd3;
|
||||||
|
4'b1zz1: resp_fifo_wr_byte_count = 12'd4;
|
||||||
|
endcase
|
||||||
|
|
||||||
|
casez (rx_req_tlp_hdr_first_be)
|
||||||
|
4'b0000: resp_fifo_wr_lower_addr = {rx_req_tlp_hdr_addr[6:2], 2'b00};
|
||||||
|
4'bzzz1: resp_fifo_wr_lower_addr = {rx_req_tlp_hdr_addr[6:2], 2'b00};
|
||||||
|
4'bzz10: resp_fifo_wr_lower_addr = {rx_req_tlp_hdr_addr[6:2], 2'b01};
|
||||||
|
4'bz100: resp_fifo_wr_lower_addr = {rx_req_tlp_hdr_addr[6:2], 2'b10};
|
||||||
|
4'b1000: resp_fifo_wr_lower_addr = {rx_req_tlp_hdr_addr[6:2], 2'b11};
|
||||||
|
endcase
|
||||||
|
|
||||||
|
end else begin
|
||||||
|
// bad length
|
||||||
|
// report correctable error
|
||||||
|
status_error_cor_next = 1'b1;
|
||||||
|
|
||||||
|
// return CA completion
|
||||||
|
resp_fifo_wr_cpl_status = CPL_STATUS_CA;
|
||||||
|
resp_fifo_wr_cpl_data = 1'b0;
|
||||||
|
resp_fifo_wr_length = 10'd0;
|
||||||
|
resp_fifo_wr_byte_count = 10'd0;
|
||||||
|
resp_fifo_wr_lower_addr = 7'd0;
|
||||||
|
end
|
||||||
|
|
||||||
|
resp_fifo_wr_requester_id = rx_req_tlp_hdr_requester_id;
|
||||||
|
resp_fifo_wr_tag = rx_req_tlp_hdr_tag;
|
||||||
|
resp_fifo_wr_tc = rx_req_tlp_hdr_tc;
|
||||||
|
resp_fifo_wr_attr = rx_req_tlp_hdr_attr;
|
||||||
|
resp_fifo_we = 1'b1;
|
||||||
|
|
||||||
|
if (rx_req_tlp_eop) begin
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
end else begin
|
||||||
|
rx_req_tlp_ready_next = 1'b1;
|
||||||
|
req_state_next = REQ_STATE_WAIT_END;
|
||||||
|
end
|
||||||
|
end else if (rx_req_tlp_hdr_fmt[1] && rx_req_tlp_hdr_type == 5'b00000) begin
|
||||||
|
// write request
|
||||||
|
if (rx_req_tlp_hdr_length == 11'd1) begin
|
||||||
|
// length OK
|
||||||
|
m_axil_awvalid_next = 1'b1;
|
||||||
|
m_axil_wvalid_next = 1'b1;
|
||||||
|
rx_req_tlp_ready_next = 1'b0;
|
||||||
|
|
||||||
|
// entry in FIFO for proper response ordering
|
||||||
|
resp_fifo_wr_op_write = 1'b1;
|
||||||
|
resp_fifo_we = 1'b1;
|
||||||
|
end else begin
|
||||||
|
// bad length
|
||||||
|
// report uncorrectable error
|
||||||
|
status_error_uncor_next = 1'b1;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (rx_req_tlp_eop) begin
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
end else begin
|
||||||
|
rx_req_tlp_ready_next = 1'b1;
|
||||||
|
req_state_next = REQ_STATE_WAIT_END;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
// other request
|
||||||
|
if (rx_req_tlp_hdr_fmt[0] && rx_req_tlp_hdr_type & 5'b11000 == 5'b10000) begin
|
||||||
|
// message - posted, no completion
|
||||||
|
// report uncorrectable error
|
||||||
|
status_error_uncor_next = 1'b1;
|
||||||
|
end else if (!rx_req_tlp_hdr_fmt[0] && (rx_req_tlp_hdr_type == 5'b01010 || rx_req_tlp_hdr_type == 5'b01011)) begin
|
||||||
|
// completion TLP
|
||||||
|
// unexpected completion, advisory non-fatal error
|
||||||
|
// report correctable error
|
||||||
|
status_error_cor_next = 1'b1;
|
||||||
|
end else begin
|
||||||
|
// other non-posted request, send UR completion
|
||||||
|
// report correctable error
|
||||||
|
status_error_cor_next = 1'b1;
|
||||||
|
|
||||||
|
// UR completion
|
||||||
|
resp_fifo_wr_cpl_status = CPL_STATUS_UR;
|
||||||
|
resp_fifo_wr_cpl_data = 1'b0;
|
||||||
|
resp_fifo_wr_length = 10'd0;
|
||||||
|
resp_fifo_wr_byte_count = 10'd0;
|
||||||
|
resp_fifo_wr_lower_addr = 7'd0;
|
||||||
|
resp_fifo_wr_requester_id = rx_req_tlp_hdr_requester_id;
|
||||||
|
resp_fifo_wr_tag = rx_req_tlp_hdr_tag;
|
||||||
|
resp_fifo_wr_tc = rx_req_tlp_hdr_tc;
|
||||||
|
resp_fifo_wr_attr = rx_req_tlp_hdr_attr;
|
||||||
|
resp_fifo_we = 1'b1;
|
||||||
|
end
|
||||||
|
|
||||||
|
if (rx_req_tlp_eop) begin
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
end else begin
|
||||||
|
rx_req_tlp_ready_next = 1'b1;
|
||||||
|
req_state_next = REQ_STATE_WAIT_END;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
REQ_STATE_WAIT_END: begin
|
||||||
|
// wait end state, wait for end of TLP
|
||||||
|
rx_req_tlp_ready_next = 1'b1;
|
||||||
|
|
||||||
|
if (rx_req_tlp_ready && rx_req_tlp_valid) begin
|
||||||
|
if (rx_req_tlp_eop) begin
|
||||||
|
|
||||||
|
rx_req_tlp_ready_next = (!m_axil_awvalid_reg || m_axil_awready)
|
||||||
|
&& (!m_axil_arvalid_reg || m_axil_arready)
|
||||||
|
&& (!m_axil_wvalid_reg || m_axil_wready)
|
||||||
|
&& !resp_fifo_half_full_reg;
|
||||||
|
|
||||||
|
req_state_next = REQ_STATE_IDLE;
|
||||||
|
end else begin
|
||||||
|
req_state_next = REQ_STATE_WAIT_END;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
req_state_next = REQ_STATE_WAIT_END;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
endcase
|
||||||
|
end
|
||||||
|
|
||||||
|
always @* begin
|
||||||
|
resp_state_next = RESP_STATE_IDLE;
|
||||||
|
|
||||||
|
cpl_status_next = cpl_status_reg;
|
||||||
|
cpl_data_next = cpl_data_reg;
|
||||||
|
dword_count_next = dword_count_reg;
|
||||||
|
byte_count_next = byte_count_reg;
|
||||||
|
lower_addr_next = lower_addr_reg;
|
||||||
|
requester_id_next = requester_id_reg;
|
||||||
|
tag_next = tag_reg;
|
||||||
|
tc_next = tc_reg;
|
||||||
|
attr_next = attr_reg;
|
||||||
|
|
||||||
|
resp_fifo_rd_ptr_next = resp_fifo_rd_ptr_reg;
|
||||||
|
|
||||||
|
tx_cpl_tlp_data_next = tx_cpl_tlp_data_reg;
|
||||||
|
tx_cpl_tlp_strb_next = tx_cpl_tlp_strb_reg;
|
||||||
|
tx_cpl_tlp_hdr_next = tx_cpl_tlp_hdr_reg;
|
||||||
|
tx_cpl_tlp_valid_next = tx_cpl_tlp_valid_reg && !tx_cpl_tlp_ready;
|
||||||
|
|
||||||
|
m_axil_bready_next = 1'b0;
|
||||||
|
m_axil_rready_next = 1'b0;
|
||||||
|
|
||||||
|
// TLP header
|
||||||
|
// DW 0
|
||||||
|
cpl_tlp_hdr[127:125] = cpl_data_reg ? TLP_FMT_3DW_DATA : TLP_FMT_3DW; // fmt
|
||||||
|
cpl_tlp_hdr[124:120] = 5'b01010; // type
|
||||||
|
cpl_tlp_hdr[119] = tag_reg[9]; // T9
|
||||||
|
cpl_tlp_hdr[118:116] = tc_reg; // TC
|
||||||
|
cpl_tlp_hdr[115] = tag_reg[8]; // T8
|
||||||
|
cpl_tlp_hdr[114] = attr_reg[2]; // attr
|
||||||
|
cpl_tlp_hdr[113] = 1'b0; // LN
|
||||||
|
cpl_tlp_hdr[112] = 1'b0; // TH
|
||||||
|
cpl_tlp_hdr[111] = 1'b0; // TD
|
||||||
|
cpl_tlp_hdr[110] = 1'b0; // EP
|
||||||
|
cpl_tlp_hdr[109:108] = attr_reg[1:0]; // attr
|
||||||
|
cpl_tlp_hdr[107:106] = 2'b00; // AT
|
||||||
|
cpl_tlp_hdr[105:96] = dword_count_reg; // length
|
||||||
|
// DW 1
|
||||||
|
cpl_tlp_hdr[95:80] = completer_id; // completer ID
|
||||||
|
cpl_tlp_hdr[79:77] = cpl_status_reg; // completion status
|
||||||
|
cpl_tlp_hdr[76] = 1'b0; // BCM
|
||||||
|
cpl_tlp_hdr[75:64] = byte_count_reg; // byte count
|
||||||
|
// DW 2
|
||||||
|
cpl_tlp_hdr[63:48] = requester_id_reg; // requester ID
|
||||||
|
cpl_tlp_hdr[47:40] = tag_reg[7:0]; // tag
|
||||||
|
cpl_tlp_hdr[39] = 1'b0;
|
||||||
|
cpl_tlp_hdr[38:32] = lower_addr_reg; // lower address
|
||||||
|
cpl_tlp_hdr[31:0] = 32'd0;
|
||||||
|
|
||||||
|
case (resp_state_reg)
|
||||||
|
RESP_STATE_IDLE: begin
|
||||||
|
// idle state - wait for operation
|
||||||
|
|
||||||
|
if (resp_fifo_rd_ptr_reg != resp_fifo_wr_ptr_reg) begin
|
||||||
|
cpl_status_next = resp_fifo_cpl_status[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
cpl_data_next = resp_fifo_cpl_data[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
dword_count_next = resp_fifo_length[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
byte_count_next = resp_fifo_byte_count[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
lower_addr_next = resp_fifo_lower_addr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
requester_id_next = resp_fifo_requester_id[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tag_next = resp_fifo_tag[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tc_next = resp_fifo_tc[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
attr_next = resp_fifo_attr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
resp_fifo_rd_ptr_next = resp_fifo_rd_ptr_reg + 1;
|
||||||
|
|
||||||
|
if (resp_fifo_op_read[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
if (cpl_data_next) begin
|
||||||
|
m_axil_rready_next = !tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready;
|
||||||
|
resp_state_next = RESP_STATE_READ;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else if (resp_fifo_op_write[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
m_axil_bready_next = 1'b1;
|
||||||
|
resp_state_next = RESP_STATE_WRITE;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_IDLE;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
RESP_STATE_READ: begin
|
||||||
|
// read state - wait for read data and generate completion
|
||||||
|
m_axil_rready_next = !tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready;
|
||||||
|
|
||||||
|
if (m_axil_rready && m_axil_rvalid) begin
|
||||||
|
m_axil_rready_next = 1'b0;
|
||||||
|
tx_cpl_tlp_hdr_next = cpl_tlp_hdr;
|
||||||
|
tx_cpl_tlp_data_next = m_axil_rdata;
|
||||||
|
tx_cpl_tlp_strb_next = 1;
|
||||||
|
tx_cpl_tlp_valid_next = 1'b1;
|
||||||
|
|
||||||
|
if (resp_fifo_rd_ptr_reg != resp_fifo_wr_ptr_reg) begin
|
||||||
|
cpl_status_next = resp_fifo_cpl_status[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
cpl_data_next = resp_fifo_cpl_data[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
dword_count_next = resp_fifo_length[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
byte_count_next = resp_fifo_byte_count[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
lower_addr_next = resp_fifo_lower_addr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
requester_id_next = resp_fifo_requester_id[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tag_next = resp_fifo_tag[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tc_next = resp_fifo_tc[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
attr_next = resp_fifo_attr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
resp_fifo_rd_ptr_next = resp_fifo_rd_ptr_reg + 1;
|
||||||
|
|
||||||
|
if (resp_fifo_op_read[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
if (cpl_data_next) begin
|
||||||
|
m_axil_rready_next = !tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready;
|
||||||
|
resp_state_next = RESP_STATE_READ;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else if (resp_fifo_op_write[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
m_axil_bready_next = 1'b1;
|
||||||
|
resp_state_next = RESP_STATE_WRITE;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_IDLE;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_READ;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
RESP_STATE_WRITE: begin
|
||||||
|
// write state - wait for write response
|
||||||
|
m_axil_bready_next = 1'b1;
|
||||||
|
|
||||||
|
if (m_axil_bready && m_axil_bvalid) begin
|
||||||
|
m_axil_bready_next = 1'b0;
|
||||||
|
|
||||||
|
if (resp_fifo_rd_ptr_reg != resp_fifo_wr_ptr_reg) begin
|
||||||
|
cpl_status_next = resp_fifo_cpl_status[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
cpl_data_next = resp_fifo_cpl_data[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
dword_count_next = resp_fifo_length[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
byte_count_next = resp_fifo_byte_count[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
lower_addr_next = resp_fifo_lower_addr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
requester_id_next = resp_fifo_requester_id[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tag_next = resp_fifo_tag[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tc_next = resp_fifo_tc[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
attr_next = resp_fifo_attr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
resp_fifo_rd_ptr_next = resp_fifo_rd_ptr_reg + 1;
|
||||||
|
|
||||||
|
if (resp_fifo_op_read[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
if (cpl_data_next) begin
|
||||||
|
m_axil_rready_next = !tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready;
|
||||||
|
resp_state_next = RESP_STATE_READ;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else if (resp_fifo_op_write[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
m_axil_bready_next = 1'b1;
|
||||||
|
resp_state_next = RESP_STATE_WRITE;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_IDLE;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_WRITE;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
RESP_STATE_CPL: begin
|
||||||
|
// completion state - generate completion
|
||||||
|
|
||||||
|
if (!tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready) begin
|
||||||
|
tx_cpl_tlp_hdr_next = cpl_tlp_hdr;
|
||||||
|
tx_cpl_tlp_data_next = 0;
|
||||||
|
tx_cpl_tlp_strb_next = 0;
|
||||||
|
tx_cpl_tlp_valid_next = 1'b1;
|
||||||
|
|
||||||
|
if (resp_fifo_rd_ptr_reg != resp_fifo_wr_ptr_reg) begin
|
||||||
|
cpl_status_next = resp_fifo_cpl_status[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
cpl_data_next = resp_fifo_cpl_data[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
dword_count_next = resp_fifo_length[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
byte_count_next = resp_fifo_byte_count[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
lower_addr_next = resp_fifo_lower_addr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
requester_id_next = resp_fifo_requester_id[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tag_next = resp_fifo_tag[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
tc_next = resp_fifo_tc[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
attr_next = resp_fifo_attr[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]];
|
||||||
|
resp_fifo_rd_ptr_next = resp_fifo_rd_ptr_reg + 1;
|
||||||
|
|
||||||
|
if (resp_fifo_op_read[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
if (cpl_data_next) begin
|
||||||
|
m_axil_rready_next = !tx_cpl_tlp_valid_reg || tx_cpl_tlp_ready;
|
||||||
|
resp_state_next = RESP_STATE_READ;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else if (resp_fifo_op_write[resp_fifo_rd_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]]) begin
|
||||||
|
m_axil_bready_next = 1'b1;
|
||||||
|
resp_state_next = RESP_STATE_WRITE;
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_IDLE;
|
||||||
|
end
|
||||||
|
end else begin
|
||||||
|
resp_state_next = RESP_STATE_CPL;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
endcase
|
||||||
|
end
|
||||||
|
|
||||||
|
always @(posedge clk) begin
|
||||||
|
req_state_reg <= req_state_next;
|
||||||
|
resp_state_reg <= resp_state_next;
|
||||||
|
|
||||||
|
cpl_status_reg <= cpl_status_next;
|
||||||
|
cpl_data_reg <= cpl_data_next;
|
||||||
|
dword_count_reg <= dword_count_next;
|
||||||
|
byte_count_reg <= byte_count_next;
|
||||||
|
lower_addr_reg <= lower_addr_next;
|
||||||
|
requester_id_reg <= requester_id_next;
|
||||||
|
tag_reg <= tag_next;
|
||||||
|
tc_reg <= tc_next;
|
||||||
|
attr_reg <= attr_next;
|
||||||
|
|
||||||
|
rx_req_tlp_ready_reg <= rx_req_tlp_ready_next;
|
||||||
|
|
||||||
|
tx_cpl_tlp_data_reg <= tx_cpl_tlp_data_next;
|
||||||
|
tx_cpl_tlp_strb_reg <= tx_cpl_tlp_strb_next;
|
||||||
|
tx_cpl_tlp_hdr_reg <= tx_cpl_tlp_hdr_next;
|
||||||
|
tx_cpl_tlp_valid_reg <= tx_cpl_tlp_valid_next;
|
||||||
|
|
||||||
|
m_axil_addr_reg <= m_axil_addr_next;
|
||||||
|
m_axil_awvalid_reg <= m_axil_awvalid_next;
|
||||||
|
m_axil_wdata_reg <= m_axil_wdata_next;
|
||||||
|
m_axil_wstrb_reg <= m_axil_wstrb_next;
|
||||||
|
m_axil_wvalid_reg <= m_axil_wvalid_next;
|
||||||
|
m_axil_bready_reg <= m_axil_bready_next;
|
||||||
|
m_axil_arvalid_reg <= m_axil_arvalid_next;
|
||||||
|
m_axil_rready_reg <= m_axil_rready_next;
|
||||||
|
|
||||||
|
status_error_cor_reg <= status_error_cor_next;
|
||||||
|
status_error_uncor_reg <= status_error_uncor_next;
|
||||||
|
|
||||||
|
if (resp_fifo_we) begin
|
||||||
|
resp_fifo_op_read[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_op_read;
|
||||||
|
resp_fifo_op_write[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_op_write;
|
||||||
|
resp_fifo_cpl_status[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_cpl_status;
|
||||||
|
resp_fifo_cpl_data[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_cpl_data;
|
||||||
|
resp_fifo_length[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_length;
|
||||||
|
resp_fifo_byte_count[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_byte_count;
|
||||||
|
resp_fifo_lower_addr[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_lower_addr;
|
||||||
|
resp_fifo_requester_id[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_requester_id;
|
||||||
|
resp_fifo_tag[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_tag;
|
||||||
|
resp_fifo_tc[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_tc;
|
||||||
|
resp_fifo_attr[resp_fifo_wr_ptr_reg[RESP_FIFO_ADDR_WIDTH-1:0]] <= resp_fifo_wr_attr;
|
||||||
|
resp_fifo_wr_ptr_reg <= resp_fifo_wr_ptr_reg + 1;
|
||||||
|
end
|
||||||
|
resp_fifo_rd_ptr_reg <= resp_fifo_rd_ptr_next;
|
||||||
|
|
||||||
|
resp_fifo_half_full_reg <= $unsigned(resp_fifo_wr_ptr_reg - resp_fifo_rd_ptr_reg) >= 2**(RESP_FIFO_ADDR_WIDTH-1);
|
||||||
|
|
||||||
|
if (rst) begin
|
||||||
|
req_state_reg <= REQ_STATE_IDLE;
|
||||||
|
resp_state_reg <= RESP_STATE_IDLE;
|
||||||
|
|
||||||
|
rx_req_tlp_ready_reg <= 1'b0;
|
||||||
|
|
||||||
|
tx_cpl_tlp_valid_reg <= 1'b0;
|
||||||
|
|
||||||
|
m_axil_awvalid_reg <= 1'b0;
|
||||||
|
m_axil_wvalid_reg <= 1'b0;
|
||||||
|
m_axil_bready_reg <= 1'b0;
|
||||||
|
m_axil_arvalid_reg <= 1'b0;
|
||||||
|
m_axil_rready_reg <= 1'b0;
|
||||||
|
|
||||||
|
status_error_cor_reg <= 1'b0;
|
||||||
|
status_error_uncor_reg <= 1'b0;
|
||||||
|
|
||||||
|
resp_fifo_wr_ptr_reg <= 0;
|
||||||
|
resp_fifo_rd_ptr_reg <= 0;
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
90
tb/pcie_axil_master_minimal/Makefile
Normal file
90
tb/pcie_axil_master_minimal/Makefile
Normal file
@ -0,0 +1,90 @@
|
|||||||
|
# Copyright (c) 2021 Alex Forencich
|
||||||
|
#
|
||||||
|
# Permission is hereby granted, free of charge, to any person obtaining a copy
|
||||||
|
# of this software and associated documentation files (the "Software"), to deal
|
||||||
|
# in the Software without restriction, including without limitation the rights
|
||||||
|
# to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
|
||||||
|
# copies of the Software, and to permit persons to whom the Software is
|
||||||
|
# furnished to do so, subject to the following conditions:
|
||||||
|
#
|
||||||
|
# The above copyright notice and this permission notice shall be included in
|
||||||
|
# all copies or substantial portions of the Software.
|
||||||
|
#
|
||||||
|
# THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
|
||||||
|
# IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY
|
||||||
|
# FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
|
||||||
|
# AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
|
||||||
|
# LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
|
||||||
|
# OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
|
||||||
|
# THE SOFTWARE.
|
||||||
|
|
||||||
|
TOPLEVEL_LANG = verilog
|
||||||
|
|
||||||
|
SIM ?= icarus
|
||||||
|
WAVES ?= 0
|
||||||
|
|
||||||
|
COCOTB_HDL_TIMEUNIT = 1ns
|
||||||
|
COCOTB_HDL_TIMEPRECISION = 1ps
|
||||||
|
export COCOTB_RESOLVE_X ?= RANDOM
|
||||||
|
|
||||||
|
DUT = pcie_axil_master_minimal
|
||||||
|
TOPLEVEL = $(DUT)
|
||||||
|
MODULE = test_$(DUT)
|
||||||
|
VERILOG_SOURCES = ../../rtl/$(DUT).v
|
||||||
|
|
||||||
|
# module parameters
|
||||||
|
export PARAM_TLP_SEG_COUNT ?= 1
|
||||||
|
export PARAM_TLP_SEG_DATA_WIDTH ?= 64
|
||||||
|
export PARAM_TLP_SEG_STRB_WIDTH ?= $(shell expr $(PARAM_TLP_SEG_DATA_WIDTH) / 32 )
|
||||||
|
export PARAM_TLP_SEG_HDR_WIDTH ?= 128
|
||||||
|
export PARAM_AXIL_DATA_WIDTH ?= 32
|
||||||
|
export PARAM_AXIL_ADDR_WIDTH ?= 64
|
||||||
|
export PARAM_AXIL_STRB_WIDTH ?= $(shell expr $(PARAM_AXIL_DATA_WIDTH) / 8 )
|
||||||
|
export PARAM_TLP_FORCE_64_BIT_ADDR ?= 0
|
||||||
|
|
||||||
|
ifeq ($(SIM), icarus)
|
||||||
|
PLUSARGS += -fst
|
||||||
|
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).TLP_SEG_COUNT=$(PARAM_TLP_SEG_COUNT)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).TLP_SEG_DATA_WIDTH=$(PARAM_TLP_SEG_DATA_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).TLP_SEG_STRB_WIDTH=$(PARAM_TLP_SEG_STRB_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).TLP_SEG_HDR_WIDTH=$(PARAM_TLP_SEG_HDR_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).AXIL_DATA_WIDTH=$(PARAM_AXIL_DATA_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).AXIL_ADDR_WIDTH=$(PARAM_AXIL_ADDR_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).AXIL_STRB_WIDTH=$(PARAM_AXIL_STRB_WIDTH)
|
||||||
|
COMPILE_ARGS += -P $(TOPLEVEL).TLP_FORCE_64_BIT_ADDR=$(PARAM_TLP_FORCE_64_BIT_ADDR)
|
||||||
|
|
||||||
|
ifeq ($(WAVES), 1)
|
||||||
|
VERILOG_SOURCES += iverilog_dump.v
|
||||||
|
COMPILE_ARGS += -s iverilog_dump
|
||||||
|
endif
|
||||||
|
else ifeq ($(SIM), verilator)
|
||||||
|
COMPILE_ARGS += -Wno-SELRANGE -Wno-WIDTH
|
||||||
|
|
||||||
|
COMPILE_ARGS += -GTLP_SEG_COUNT=$(PARAM_TLP_SEG_COUNT)
|
||||||
|
COMPILE_ARGS += -GTLP_SEG_DATA_WIDTH=$(PARAM_TLP_SEG_DATA_WIDTH)
|
||||||
|
COMPILE_ARGS += -GTLP_SEG_STRB_WIDTH=$(PARAM_TLP_SEG_STRB_WIDTH)
|
||||||
|
COMPILE_ARGS += -GTLP_SEG_HDR_WIDTH=$(PARAM_TLP_SEG_HDR_WIDTH)
|
||||||
|
COMPILE_ARGS += -GAXIL_DATA_WIDTH=$(PARAM_AXIL_DATA_WIDTH)
|
||||||
|
COMPILE_ARGS += -GAXIL_ADDR_WIDTH=$(PARAM_AXIL_ADDR_WIDTH)
|
||||||
|
COMPILE_ARGS += -GAXIL_STRB_WIDTH=$(PARAM_AXIL_STRB_WIDTH)
|
||||||
|
COMPILE_ARGS += -GTLP_FORCE_64_BIT_ADDR=$(PARAM_TLP_FORCE_64_BIT_ADDR)
|
||||||
|
|
||||||
|
ifeq ($(WAVES), 1)
|
||||||
|
COMPILE_ARGS += --trace-fst
|
||||||
|
endif
|
||||||
|
endif
|
||||||
|
|
||||||
|
include $(shell cocotb-config --makefiles)/Makefile.sim
|
||||||
|
|
||||||
|
iverilog_dump.v:
|
||||||
|
echo 'module iverilog_dump();' > $@
|
||||||
|
echo 'initial begin' >> $@
|
||||||
|
echo ' $$dumpfile("$(TOPLEVEL).fst");' >> $@
|
||||||
|
echo ' $$dumpvars(0, $(TOPLEVEL));' >> $@
|
||||||
|
echo 'end' >> $@
|
||||||
|
echo 'endmodule' >> $@
|
||||||
|
|
||||||
|
clean::
|
||||||
|
@rm -rf iverilog_dump.v
|
||||||
|
@rm -rf dump.fst $(TOPLEVEL).fst
|
1
tb/pcie_axil_master_minimal/pcie_if.py
Symbolic link
1
tb/pcie_axil_master_minimal/pcie_if.py
Symbolic link
@ -0,0 +1 @@
|
|||||||
|
../pcie_if.py
|
346
tb/pcie_axil_master_minimal/test_pcie_axil_master_minimal.py
Normal file
346
tb/pcie_axil_master_minimal/test_pcie_axil_master_minimal.py
Normal file
@ -0,0 +1,346 @@
|
|||||||
|
#!/usr/bin/env python
|
||||||
|
"""
|
||||||
|
|
||||||
|
Copyright (c) 2021 Alex Forencich
|
||||||
|
|
||||||
|
Permission is hereby granted, free of charge, to any person obtaining a copy
|
||||||
|
of this software and associated documentation files (the "Software"), to deal
|
||||||
|
in the Software without restriction, including without limitation the rights
|
||||||
|
to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
|
||||||
|
copies of the Software, and to permit persons to whom the Software is
|
||||||
|
furnished to do so, subject to the following conditions:
|
||||||
|
|
||||||
|
The above copyright notice and this permission notice shall be included in
|
||||||
|
all copies or substantial portions of the Software.
|
||||||
|
|
||||||
|
THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
|
||||||
|
IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY
|
||||||
|
FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
|
||||||
|
AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
|
||||||
|
LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
|
||||||
|
OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
|
||||||
|
THE SOFTWARE.
|
||||||
|
|
||||||
|
"""
|
||||||
|
|
||||||
|
import itertools
|
||||||
|
import logging
|
||||||
|
import os
|
||||||
|
import re
|
||||||
|
import sys
|
||||||
|
from contextlib import contextmanager
|
||||||
|
|
||||||
|
import cocotb_test.simulator
|
||||||
|
import pytest
|
||||||
|
|
||||||
|
import cocotb
|
||||||
|
from cocotb.clock import Clock
|
||||||
|
from cocotb.triggers import RisingEdge, Timer
|
||||||
|
from cocotb.regression import TestFactory
|
||||||
|
|
||||||
|
from cocotbext.pcie.core import RootComplex
|
||||||
|
from cocotbext.axi import AxiLiteBus, AxiLiteRam
|
||||||
|
|
||||||
|
|
||||||
|
try:
|
||||||
|
from pcie_if import PcieIfDevice, PcieIfRxBus, PcieIfTxBus
|
||||||
|
except ImportError:
|
||||||
|
# attempt import from current directory
|
||||||
|
sys.path.insert(0, os.path.join(os.path.dirname(__file__)))
|
||||||
|
try:
|
||||||
|
from pcie_if import PcieIfDevice, PcieIfRxBus, PcieIfTxBus
|
||||||
|
finally:
|
||||||
|
del sys.path[0]
|
||||||
|
|
||||||
|
|
||||||
|
@contextmanager
|
||||||
|
def assert_raises(exc_type, pattern=None):
|
||||||
|
try:
|
||||||
|
yield
|
||||||
|
except exc_type as e:
|
||||||
|
if pattern:
|
||||||
|
assert re.match(pattern, str(e)), \
|
||||||
|
"Correct exception type caught, but message did not match pattern"
|
||||||
|
pass
|
||||||
|
else:
|
||||||
|
raise AssertionError("{} was not raised".format(exc_type.__name__))
|
||||||
|
|
||||||
|
|
||||||
|
class TB(object):
|
||||||
|
def __init__(self, dut):
|
||||||
|
self.dut = dut
|
||||||
|
|
||||||
|
self.log = logging.getLogger("cocotb.tb")
|
||||||
|
self.log.setLevel(logging.DEBUG)
|
||||||
|
|
||||||
|
cocotb.fork(Clock(dut.clk, 4, units="ns").start())
|
||||||
|
|
||||||
|
# PCIe
|
||||||
|
self.rc = RootComplex()
|
||||||
|
|
||||||
|
self.dev = PcieIfDevice(
|
||||||
|
clk=dut.clk,
|
||||||
|
rst=dut.rst,
|
||||||
|
|
||||||
|
rx_req_tlp_bus=PcieIfRxBus.from_prefix(dut, "rx_req_tlp"),
|
||||||
|
|
||||||
|
tx_cpl_tlp_bus=PcieIfTxBus.from_prefix(dut, "tx_cpl_tlp")
|
||||||
|
)
|
||||||
|
|
||||||
|
self.dev.log.setLevel(logging.DEBUG)
|
||||||
|
|
||||||
|
self.dev.functions[0].configure_bar(0, 16*1024*1024)
|
||||||
|
|
||||||
|
self.rc.make_port().connect(self.dev)
|
||||||
|
|
||||||
|
# AXI
|
||||||
|
self.axil_ram = AxiLiteRam(AxiLiteBus.from_prefix(dut, "m_axil"), dut.clk, dut.rst, size=2**16)
|
||||||
|
|
||||||
|
dut.completer_id.setimmediatevalue(0)
|
||||||
|
|
||||||
|
# monitor error outputs
|
||||||
|
self.status_error_cor_asserted = False
|
||||||
|
self.status_error_uncor_asserted = False
|
||||||
|
cocotb.fork(self._run_monitor_status_error_cor())
|
||||||
|
cocotb.fork(self._run_monitor_status_error_uncor())
|
||||||
|
|
||||||
|
def set_idle_generator(self, generator=None):
|
||||||
|
if generator:
|
||||||
|
self.dev.rx_req_tlp_source.set_pause_generator(generator())
|
||||||
|
self.axil_ram.write_if.b_channel.set_pause_generator(generator())
|
||||||
|
self.axil_ram.read_if.r_channel.set_pause_generator(generator())
|
||||||
|
|
||||||
|
def set_backpressure_generator(self, generator=None):
|
||||||
|
if generator:
|
||||||
|
self.dev.tx_cpl_tlp_sink.set_pause_generator(generator())
|
||||||
|
self.axil_ram.write_if.aw_channel.set_pause_generator(generator())
|
||||||
|
self.axil_ram.write_if.w_channel.set_pause_generator(generator())
|
||||||
|
self.axil_ram.read_if.ar_channel.set_pause_generator(generator())
|
||||||
|
|
||||||
|
async def _run_monitor_status_error_cor(self):
|
||||||
|
while True:
|
||||||
|
await RisingEdge(self.dut.status_error_cor)
|
||||||
|
self.log.info("status_error_cor (correctable error) was asserted")
|
||||||
|
self.status_error_cor_asserted = True
|
||||||
|
|
||||||
|
async def _run_monitor_status_error_uncor(self):
|
||||||
|
while True:
|
||||||
|
await RisingEdge(self.dut.status_error_uncor)
|
||||||
|
self.log.info("status_error_uncor (uncorrectable error) was asserted")
|
||||||
|
self.status_error_uncor_asserted = True
|
||||||
|
|
||||||
|
async def cycle_reset(self):
|
||||||
|
self.dut.rst.setimmediatevalue(0)
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
self.dut.rst <= 1
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
self.dut.rst <= 0
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
await RisingEdge(self.dut.clk)
|
||||||
|
|
||||||
|
|
||||||
|
async def run_test_write(dut, idle_inserter=None, backpressure_inserter=None):
|
||||||
|
|
||||||
|
tb = TB(dut)
|
||||||
|
|
||||||
|
tb.set_idle_generator(idle_inserter)
|
||||||
|
tb.set_backpressure_generator(backpressure_inserter)
|
||||||
|
|
||||||
|
await tb.cycle_reset()
|
||||||
|
|
||||||
|
await tb.rc.enumerate()
|
||||||
|
|
||||||
|
dev_bar0 = tb.rc.tree[0][0].bar_addr[0]
|
||||||
|
|
||||||
|
tb.dut.completer_id <= int(tb.dev.functions[0].pcie_id)
|
||||||
|
|
||||||
|
for length in range(0, 5):
|
||||||
|
for pcie_offset in range(4-length+1):
|
||||||
|
tb.log.info("length %d, pcie_offset %d", length, pcie_offset)
|
||||||
|
pcie_addr = pcie_offset+0x1000
|
||||||
|
test_data = bytearray([x % 256 for x in range(length)])
|
||||||
|
|
||||||
|
tb.axil_ram.write(pcie_addr-128, b'\x55'*(len(test_data)+256))
|
||||||
|
|
||||||
|
await tb.rc.mem_write(dev_bar0+pcie_addr, test_data)
|
||||||
|
|
||||||
|
# wait for write to complete
|
||||||
|
val = await tb.rc.mem_read(dev_bar0+pcie_addr, len(test_data), 1000, 'ns')
|
||||||
|
|
||||||
|
tb.log.debug("%s", tb.axil_ram.hexdump_str((pcie_addr & ~0xf)-16, (((pcie_addr & 0xf)+length-1) & ~0xf)+48))
|
||||||
|
|
||||||
|
assert tb.axil_ram.read(pcie_addr-1, len(test_data)+2) == b'\x55'+test_data+b'\x55'
|
||||||
|
|
||||||
|
assert not tb.status_error_cor_asserted
|
||||||
|
assert not tb.status_error_uncor_asserted
|
||||||
|
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
|
||||||
|
|
||||||
|
async def run_test_read(dut, idle_inserter=None, backpressure_inserter=None):
|
||||||
|
|
||||||
|
tb = TB(dut)
|
||||||
|
|
||||||
|
tb.set_idle_generator(idle_inserter)
|
||||||
|
tb.set_backpressure_generator(backpressure_inserter)
|
||||||
|
|
||||||
|
await tb.cycle_reset()
|
||||||
|
|
||||||
|
await tb.rc.enumerate()
|
||||||
|
|
||||||
|
dev_bar0 = tb.rc.tree[0][0].bar_addr[0]
|
||||||
|
|
||||||
|
tb.dut.completer_id <= int(tb.dev.functions[0].pcie_id)
|
||||||
|
|
||||||
|
for length in range(0, 5):
|
||||||
|
for pcie_offset in range(4-length+1):
|
||||||
|
tb.log.info("length %d, pcie_offset %d", length, pcie_offset)
|
||||||
|
pcie_addr = pcie_offset+0x1000
|
||||||
|
test_data = bytearray([x % 256 for x in range(length)])
|
||||||
|
|
||||||
|
tb.axil_ram.write(pcie_addr-128, b'\x55'*(len(test_data)+256))
|
||||||
|
tb.axil_ram.write(pcie_addr, test_data)
|
||||||
|
|
||||||
|
tb.log.debug("%s", tb.axil_ram.hexdump_str((pcie_addr & ~0xf)-16, (((pcie_addr & 0xf)+length-1) & ~0xf)+48))
|
||||||
|
|
||||||
|
val = await tb.rc.mem_read(dev_bar0+pcie_addr, len(test_data), 1000, 'ns')
|
||||||
|
|
||||||
|
tb.log.debug("read data: %s", val)
|
||||||
|
|
||||||
|
assert val == test_data
|
||||||
|
|
||||||
|
assert not tb.status_error_cor_asserted
|
||||||
|
assert not tb.status_error_uncor_asserted
|
||||||
|
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
|
||||||
|
|
||||||
|
async def run_test_bad_ops(dut, idle_inserter=None, backpressure_inserter=None):
|
||||||
|
|
||||||
|
tb = TB(dut)
|
||||||
|
|
||||||
|
tb.set_idle_generator(idle_inserter)
|
||||||
|
tb.set_backpressure_generator(backpressure_inserter)
|
||||||
|
|
||||||
|
await tb.cycle_reset()
|
||||||
|
|
||||||
|
await tb.rc.enumerate()
|
||||||
|
|
||||||
|
dev_bar0 = tb.rc.tree[0][0].bar_addr[0]
|
||||||
|
|
||||||
|
tb.dut.completer_id <= int(tb.dev.functions[0].pcie_id)
|
||||||
|
|
||||||
|
tb.log.info("Test bad write")
|
||||||
|
|
||||||
|
length = 32
|
||||||
|
pcie_addr = 0x1000
|
||||||
|
test_data = bytearray([x % 256 for x in range(length)])
|
||||||
|
|
||||||
|
tb.axil_ram.write(pcie_addr-128, b'\x55'*(len(test_data)+256))
|
||||||
|
|
||||||
|
await tb.rc.mem_write(dev_bar0+pcie_addr, test_data)
|
||||||
|
|
||||||
|
await Timer(100, 'ns')
|
||||||
|
|
||||||
|
tb.log.debug("%s", tb.axil_ram.hexdump_str((pcie_addr & ~0xf)-16, (((pcie_addr & 0xf)+length-1) & ~0xf)+48, prefix="AXI "))
|
||||||
|
|
||||||
|
assert tb.axil_ram.read(pcie_addr-1, len(test_data)+2) == b'\x55'*(len(test_data)+2)
|
||||||
|
|
||||||
|
assert not tb.status_error_cor_asserted
|
||||||
|
assert tb.status_error_uncor_asserted
|
||||||
|
|
||||||
|
tb.status_error_cor_asserted = False
|
||||||
|
tb.status_error_uncor_asserted = False
|
||||||
|
|
||||||
|
tb.log.info("Test bad read")
|
||||||
|
|
||||||
|
length = 32
|
||||||
|
pcie_addr = 0x1000
|
||||||
|
test_data = bytearray([x % 256 for x in range(length)])
|
||||||
|
|
||||||
|
tb.axil_ram.write(pcie_addr-128, b'\x55'*(len(test_data)+256))
|
||||||
|
tb.axil_ram.write(pcie_addr, test_data)
|
||||||
|
|
||||||
|
tb.log.debug("%s", tb.axil_ram.hexdump_str((pcie_addr & ~0xf)-16, (((pcie_addr & 0xf)+length-1) & ~0xf)+48, prefix="AXI "))
|
||||||
|
|
||||||
|
with assert_raises(Exception, "Unsuccessful completion"):
|
||||||
|
val = await tb.rc.mem_read(dev_bar0+pcie_addr, len(test_data), 1000, 'ns')
|
||||||
|
|
||||||
|
assert tb.status_error_cor_asserted
|
||||||
|
assert not tb.status_error_uncor_asserted
|
||||||
|
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
await RisingEdge(dut.clk)
|
||||||
|
|
||||||
|
|
||||||
|
def cycle_pause():
|
||||||
|
return itertools.cycle([1, 1, 1, 0])
|
||||||
|
|
||||||
|
|
||||||
|
if cocotb.SIM_NAME:
|
||||||
|
|
||||||
|
for test in [
|
||||||
|
run_test_write,
|
||||||
|
run_test_read,
|
||||||
|
run_test_bad_ops
|
||||||
|
]:
|
||||||
|
|
||||||
|
factory = TestFactory(test)
|
||||||
|
factory.add_option("idle_inserter", [None, cycle_pause])
|
||||||
|
factory.add_option("backpressure_inserter", [None, cycle_pause])
|
||||||
|
factory.generate_tests()
|
||||||
|
|
||||||
|
|
||||||
|
# cocotb-test
|
||||||
|
|
||||||
|
tests_dir = os.path.dirname(__file__)
|
||||||
|
rtl_dir = os.path.abspath(os.path.join(tests_dir, '..', '..', 'rtl'))
|
||||||
|
|
||||||
|
|
||||||
|
@pytest.mark.parametrize("axil_data_width", [32])
|
||||||
|
@pytest.mark.parametrize("pcie_data_width", [64, 128, 256, 512])
|
||||||
|
def test_pcie_axil_master_minimal(request, pcie_data_width, axil_data_width):
|
||||||
|
dut = "pcie_axil_master_minimal"
|
||||||
|
module = os.path.splitext(os.path.basename(__file__))[0]
|
||||||
|
toplevel = dut
|
||||||
|
|
||||||
|
verilog_sources = [
|
||||||
|
os.path.join(rtl_dir, f"{dut}.v"),
|
||||||
|
]
|
||||||
|
|
||||||
|
parameters = {}
|
||||||
|
|
||||||
|
# segmented interface parameters
|
||||||
|
tlp_seg_count = 1
|
||||||
|
tlp_seg_data_width = pcie_data_width // tlp_seg_count
|
||||||
|
tlp_seg_strb_width = tlp_seg_data_width // 32
|
||||||
|
|
||||||
|
parameters['TLP_SEG_COUNT'] = tlp_seg_count
|
||||||
|
parameters['TLP_SEG_DATA_WIDTH'] = tlp_seg_data_width
|
||||||
|
parameters['TLP_SEG_STRB_WIDTH'] = tlp_seg_strb_width
|
||||||
|
parameters['TLP_SEG_HDR_WIDTH'] = 128
|
||||||
|
parameters['AXIL_DATA_WIDTH'] = axil_data_width
|
||||||
|
parameters['AXIL_ADDR_WIDTH'] = 64
|
||||||
|
parameters['AXIL_STRB_WIDTH'] = (axil_data_width // 8)
|
||||||
|
parameters['TLP_FORCE_64_BIT_ADDR'] = 0
|
||||||
|
|
||||||
|
extra_env = {f'PARAM_{k}': str(v) for k, v in parameters.items()}
|
||||||
|
|
||||||
|
extra_env['COCOTB_RESOLVE_X'] = 'RANDOM'
|
||||||
|
|
||||||
|
sim_build = os.path.join(tests_dir, "sim_build",
|
||||||
|
request.node.name.replace('[', '-').replace(']', ''))
|
||||||
|
|
||||||
|
cocotb_test.simulator.run(
|
||||||
|
python_search=[tests_dir],
|
||||||
|
verilog_sources=verilog_sources,
|
||||||
|
toplevel=toplevel,
|
||||||
|
module=module,
|
||||||
|
parameters=parameters,
|
||||||
|
sim_build=sim_build,
|
||||||
|
extra_env=extra_env,
|
||||||
|
)
|
Loading…
x
Reference in New Issue
Block a user