mirror of
https://github.com/corundum/corundum.git
synced 2025-01-16 08:12:53 +08:00
Roll back PCIe tag count to 64
This commit is contained in:
parent
ee3784ca6e
commit
d416e9f7fa
@ -968,7 +968,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1041,7 +1041,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1041,7 +1041,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -958,7 +958,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -982,7 +982,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -958,7 +958,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -982,7 +982,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -869,7 +869,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -893,7 +893,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -857,7 +857,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -855,7 +855,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -966,7 +966,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -947,7 +947,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1017,7 +1017,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -886,7 +886,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -910,7 +910,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -742,7 +742,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1065,7 +1065,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1138,7 +1138,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1138,7 +1138,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1041,7 +1041,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
@ -1017,7 +1017,7 @@ dma_if_pcie_us #
|
||||
.RAM_SEL_WIDTH(RAM_SEL_WIDTH),
|
||||
.RAM_ADDR_WIDTH(RAM_ADDR_WIDTH),
|
||||
.PCIE_ADDR_WIDTH(PCIE_ADDR_WIDTH),
|
||||
.PCIE_TAG_COUNT(256),
|
||||
.PCIE_TAG_COUNT(64),
|
||||
.LEN_WIDTH(PCIE_DMA_LEN_WIDTH),
|
||||
.TAG_WIDTH(PCIE_DMA_TAG_WIDTH),
|
||||
.READ_OP_TABLE_SIZE(64),
|
||||
|
Loading…
x
Reference in New Issue
Block a user