mirror of
https://github.com/corundum/corundum.git
synced 2025-01-30 08:32:52 +08:00
Route PCIe user reset through BUFG
This commit is contained in:
parent
6f197c7cb4
commit
e95c132045
@ -715,7 +715,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
// ila_0 ila_rq (
|
||||
// .clk(pcie_user_clk),
|
||||
|
@ -723,7 +723,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
// ila_0 ila_rq (
|
||||
// .clk(pcie_user_clk),
|
||||
|
@ -865,7 +865,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -873,7 +873,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -865,7 +865,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -873,7 +873,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -754,7 +754,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4c_uscale_plus_0
|
||||
pcie4c_uscale_plus_inst (
|
||||
|
@ -762,7 +762,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4c_uscale_plus_0
|
||||
pcie4c_uscale_plus_inst (
|
||||
|
@ -732,7 +732,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4c_uscale_plus_0
|
||||
pcie4c_uscale_plus_inst (
|
||||
|
@ -743,7 +743,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4c_uscale_plus_0
|
||||
pcie4c_uscale_plus_inst (
|
||||
|
@ -688,7 +688,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie3_ultrascale_0
|
||||
pcie3_ultrascale_inst (
|
||||
|
@ -675,7 +675,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
// ila_0 ila_rq (
|
||||
// .clk(pcie_user_clk),
|
||||
|
@ -781,7 +781,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie3_7x_0
|
||||
pcie3_7x_inst (
|
||||
|
@ -717,7 +717,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie3_ultrascale_0
|
||||
pcie3_ultrascale_inst (
|
||||
|
@ -734,7 +734,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -738,7 +738,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -714,7 +714,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -718,7 +718,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -503,7 +503,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
pcie4_uscale_plus_0
|
||||
pcie4_uscale_plus_inst (
|
||||
|
@ -736,7 +736,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
// ila_0 ila_rq (
|
||||
// .clk(pcie_user_clk),
|
||||
|
@ -740,7 +740,11 @@ always @(posedge pcie_user_clk) begin
|
||||
pcie_user_reset_reg_2 <= pcie_user_reset_reg_1;
|
||||
end
|
||||
|
||||
assign pcie_user_reset = pcie_user_reset_reg_2;
|
||||
BUFG
|
||||
pcie_user_reset_bufg_inst (
|
||||
.I(pcie_user_reset_reg_2),
|
||||
.O(pcie_user_reset)
|
||||
);
|
||||
|
||||
// ila_0 ila_rq (
|
||||
// .clk(pcie_user_clk),
|
||||
|
Loading…
x
Reference in New Issue
Block a user