2014-12-14 22:21:01 -05:00
|
|
|
module PLLE2_BASE (/*AUTOARG*/
|
|
|
|
// Outputs
|
2015-01-28 14:15:13 -05:00
|
|
|
CLKFB, LOCKED, CLKOUT0, CLKOUT1, CLKOUT2, CLKOUT3, CLKOUT4,
|
|
|
|
CLKOUT5, CLKFBOUT,
|
2014-12-14 22:21:01 -05:00
|
|
|
// Inputs
|
|
|
|
CLKIN1, RST, PWRDWN, CLKFBIN
|
|
|
|
);
|
|
|
|
|
|
|
|
parameter BANDWIDTH = 0;
|
|
|
|
parameter CLKFBOUT_MULT = 0;
|
|
|
|
parameter CLKFBOUT_PHASE = 0;
|
|
|
|
parameter CLKIN1_PERIOD = 0;
|
|
|
|
parameter CLKOUT0_DIVIDE = 0;
|
|
|
|
parameter CLKOUT0_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT0_PHASE = 0;
|
|
|
|
|
|
|
|
parameter CLKOUT1_DIVIDE = 0;
|
|
|
|
parameter CLKOUT1_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT1_PHASE = 0;
|
|
|
|
|
|
|
|
parameter CLKOUT2_DIVIDE = 0;
|
|
|
|
parameter CLKOUT2_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT2_PHASE = 0;
|
|
|
|
|
|
|
|
parameter CLKOUT3_DIVIDE = 0;
|
|
|
|
parameter CLKOUT3_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT3_PHASE = 0;
|
|
|
|
|
|
|
|
parameter CLKOUT4_DIVIDE = 0;
|
|
|
|
parameter CLKOUT4_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT4_PHASE = 0;
|
|
|
|
|
|
|
|
parameter CLKOUT5_DIVIDE = 0;
|
|
|
|
parameter CLKOUT5_DUTY_CYCLE = 0;
|
|
|
|
parameter CLKOUT5_PHASE = 0;
|
|
|
|
|
|
|
|
parameter DIVCLK_DIVIDE = 0;
|
|
|
|
parameter REF_JITTER1 = 0;
|
|
|
|
parameter STARTUP_WAIT = 0;
|
|
|
|
parameter IOSTANDARD = 0;
|
|
|
|
|
|
|
|
input CLKIN1;
|
|
|
|
input RST;
|
|
|
|
input PWRDWN;
|
|
|
|
input CLKFBIN;
|
2015-01-28 14:15:13 -05:00
|
|
|
|
|
|
|
|
|
|
|
output CLKFB;
|
2014-12-14 22:21:01 -05:00
|
|
|
output LOCKED;
|
|
|
|
output CLKOUT0;
|
|
|
|
output CLKOUT1;
|
|
|
|
output CLKOUT2;
|
|
|
|
output CLKOUT3;
|
|
|
|
output CLKOUT4;
|
|
|
|
output CLKOUT5;
|
2015-01-28 14:15:13 -05:00
|
|
|
output CLKFBOUT;
|
2014-12-14 22:21:01 -05:00
|
|
|
|
|
|
|
|
|
|
|
endmodule // PLLE2_BASE
|