mirror of
https://github.com/alexforencich/verilog-ethernet.git
synced 2025-01-28 07:03:08 +08:00
Consolidate, add configuration parameters, and add tid and tdest ports to AXI stream register
This commit is contained in:
parent
a0b21db746
commit
a5524287ca
@ -31,7 +31,16 @@ THE SOFTWARE.
|
|||||||
*/
|
*/
|
||||||
module axis_register #
|
module axis_register #
|
||||||
(
|
(
|
||||||
parameter DATA_WIDTH = 8
|
parameter DATA_WIDTH = 8,
|
||||||
|
parameter KEEP_ENABLE = (DATA_WIDTH>8),
|
||||||
|
parameter KEEP_WIDTH = (DATA_WIDTH/8),
|
||||||
|
parameter LAST_ENABLE = 1,
|
||||||
|
parameter ID_ENABLE = 0,
|
||||||
|
parameter ID_WIDTH = 8,
|
||||||
|
parameter DEST_ENABLE = 0,
|
||||||
|
parameter DEST_WIDTH = 8,
|
||||||
|
parameter USER_ENABLE = 1,
|
||||||
|
parameter USER_WIDTH = 1
|
||||||
)
|
)
|
||||||
(
|
(
|
||||||
input wire clk,
|
input wire clk,
|
||||||
@ -41,33 +50,45 @@ module axis_register #
|
|||||||
* AXI input
|
* AXI input
|
||||||
*/
|
*/
|
||||||
input wire [DATA_WIDTH-1:0] input_axis_tdata,
|
input wire [DATA_WIDTH-1:0] input_axis_tdata,
|
||||||
|
input wire [KEEP_WIDTH-1:0] input_axis_tkeep,
|
||||||
input wire input_axis_tvalid,
|
input wire input_axis_tvalid,
|
||||||
output wire input_axis_tready,
|
output wire input_axis_tready,
|
||||||
input wire input_axis_tlast,
|
input wire input_axis_tlast,
|
||||||
input wire input_axis_tuser,
|
input wire [ID_WIDTH-1:0] input_axis_tid,
|
||||||
|
input wire [DEST_WIDTH-1:0] input_axis_tdest,
|
||||||
|
input wire [USER_WIDTH-1:0] input_axis_tuser,
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* AXI output
|
* AXI output
|
||||||
*/
|
*/
|
||||||
output wire [DATA_WIDTH-1:0] output_axis_tdata,
|
output wire [DATA_WIDTH-1:0] output_axis_tdata,
|
||||||
|
output wire [KEEP_WIDTH-1:0] output_axis_tkeep,
|
||||||
output wire output_axis_tvalid,
|
output wire output_axis_tvalid,
|
||||||
input wire output_axis_tready,
|
input wire output_axis_tready,
|
||||||
output wire output_axis_tlast,
|
output wire output_axis_tlast,
|
||||||
output wire output_axis_tuser
|
output wire [ID_WIDTH-1:0] output_axis_tid,
|
||||||
|
output wire [DEST_WIDTH-1:0] output_axis_tdest,
|
||||||
|
output wire [USER_WIDTH-1:0] output_axis_tuser
|
||||||
);
|
);
|
||||||
|
|
||||||
// datapath registers
|
// datapath registers
|
||||||
reg input_axis_tready_reg = 1'b0;
|
reg input_axis_tready_reg = 1'b0;
|
||||||
|
|
||||||
reg [DATA_WIDTH-1:0] output_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
reg [DATA_WIDTH-1:0] output_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
||||||
|
reg [KEEP_WIDTH-1:0] output_axis_tkeep_reg = {KEEP_WIDTH{1'b0}};
|
||||||
reg output_axis_tvalid_reg = 1'b0, output_axis_tvalid_next;
|
reg output_axis_tvalid_reg = 1'b0, output_axis_tvalid_next;
|
||||||
reg output_axis_tlast_reg = 1'b0;
|
reg output_axis_tlast_reg = 1'b0;
|
||||||
reg output_axis_tuser_reg = 1'b0;
|
reg [ID_WIDTH-1:0] output_axis_tid_reg = {ID_WIDTH{1'b0}};
|
||||||
|
reg [DEST_WIDTH-1:0] output_axis_tdest_reg = {DEST_WIDTH{1'b0}};
|
||||||
|
reg [USER_WIDTH-1:0] output_axis_tuser_reg = {USER_WIDTH{1'b0}};
|
||||||
|
|
||||||
reg [DATA_WIDTH-1:0] temp_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
reg [DATA_WIDTH-1:0] temp_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
||||||
|
reg [KEEP_WIDTH-1:0] temp_axis_tkeep_reg = {KEEP_WIDTH{1'b0}};
|
||||||
reg temp_axis_tvalid_reg = 1'b0, temp_axis_tvalid_next;
|
reg temp_axis_tvalid_reg = 1'b0, temp_axis_tvalid_next;
|
||||||
reg temp_axis_tlast_reg = 1'b0;
|
reg temp_axis_tlast_reg = 1'b0;
|
||||||
reg temp_axis_tuser_reg = 1'b0;
|
reg [ID_WIDTH-1:0] temp_axis_tid_reg = {ID_WIDTH{1'b0}};
|
||||||
|
reg [DEST_WIDTH-1:0] temp_axis_tdest_reg = {DEST_WIDTH{1'b0}};
|
||||||
|
reg [USER_WIDTH-1:0] temp_axis_tuser_reg = {USER_WIDTH{1'b0}};
|
||||||
|
|
||||||
// datapath control
|
// datapath control
|
||||||
reg store_axis_input_to_output;
|
reg store_axis_input_to_output;
|
||||||
@ -77,9 +98,12 @@ reg store_axis_temp_to_output;
|
|||||||
assign input_axis_tready = input_axis_tready_reg;
|
assign input_axis_tready = input_axis_tready_reg;
|
||||||
|
|
||||||
assign output_axis_tdata = output_axis_tdata_reg;
|
assign output_axis_tdata = output_axis_tdata_reg;
|
||||||
|
assign output_axis_tkeep = KEEP_ENABLE ? output_axis_tkeep_reg : {KEEP_WIDTH{1'b1}};
|
||||||
assign output_axis_tvalid = output_axis_tvalid_reg;
|
assign output_axis_tvalid = output_axis_tvalid_reg;
|
||||||
assign output_axis_tlast = output_axis_tlast_reg;
|
assign output_axis_tlast = LAST_ENABLE ? output_axis_tlast_reg : 1'b1;
|
||||||
assign output_axis_tuser = output_axis_tuser_reg;
|
assign output_axis_tid = ID_ENABLE ? output_axis_tid_reg : {ID_WIDTH{1'b0}};
|
||||||
|
assign output_axis_tdest = DEST_ENABLE ? output_axis_tdest_reg : {DEST_WIDTH{1'b0}};
|
||||||
|
assign output_axis_tuser = USER_ENABLE ? output_axis_tuser_reg : {USER_WIDTH{1'b0}};
|
||||||
|
|
||||||
// enable ready input next cycle if output is ready or the temp reg will not be filled on the next cycle (output reg empty or no input)
|
// enable ready input next cycle if output is ready or the temp reg will not be filled on the next cycle (output reg empty or no input)
|
||||||
wire input_axis_tready_early = output_axis_tready | (~temp_axis_tvalid_reg & (~output_axis_tvalid_reg | ~input_axis_tvalid));
|
wire input_axis_tready_early = output_axis_tready | (~temp_axis_tvalid_reg & (~output_axis_tvalid_reg | ~input_axis_tvalid));
|
||||||
@ -126,17 +150,26 @@ always @(posedge clk) begin
|
|||||||
// datapath
|
// datapath
|
||||||
if (store_axis_input_to_output) begin
|
if (store_axis_input_to_output) begin
|
||||||
output_axis_tdata_reg <= input_axis_tdata;
|
output_axis_tdata_reg <= input_axis_tdata;
|
||||||
|
output_axis_tkeep_reg <= input_axis_tkeep;
|
||||||
output_axis_tlast_reg <= input_axis_tlast;
|
output_axis_tlast_reg <= input_axis_tlast;
|
||||||
|
output_axis_tid_reg <= input_axis_tid;
|
||||||
|
output_axis_tdest_reg <= input_axis_tdest;
|
||||||
output_axis_tuser_reg <= input_axis_tuser;
|
output_axis_tuser_reg <= input_axis_tuser;
|
||||||
end else if (store_axis_temp_to_output) begin
|
end else if (store_axis_temp_to_output) begin
|
||||||
output_axis_tdata_reg <= temp_axis_tdata_reg;
|
output_axis_tdata_reg <= temp_axis_tdata_reg;
|
||||||
|
output_axis_tkeep_reg <= temp_axis_tkeep_reg;
|
||||||
output_axis_tlast_reg <= temp_axis_tlast_reg;
|
output_axis_tlast_reg <= temp_axis_tlast_reg;
|
||||||
|
output_axis_tid_reg <= temp_axis_tid_reg;
|
||||||
|
output_axis_tdest_reg <= temp_axis_tdest_reg;
|
||||||
output_axis_tuser_reg <= temp_axis_tuser_reg;
|
output_axis_tuser_reg <= temp_axis_tuser_reg;
|
||||||
end
|
end
|
||||||
|
|
||||||
if (store_axis_input_to_temp) begin
|
if (store_axis_input_to_temp) begin
|
||||||
temp_axis_tdata_reg <= input_axis_tdata;
|
temp_axis_tdata_reg <= input_axis_tdata;
|
||||||
|
temp_axis_tkeep_reg <= input_axis_tkeep;
|
||||||
temp_axis_tlast_reg <= input_axis_tlast;
|
temp_axis_tlast_reg <= input_axis_tlast;
|
||||||
|
temp_axis_tid_reg <= input_axis_tid;
|
||||||
|
temp_axis_tdest_reg <= input_axis_tdest;
|
||||||
temp_axis_tuser_reg <= input_axis_tuser;
|
temp_axis_tuser_reg <= input_axis_tuser;
|
||||||
end
|
end
|
||||||
end
|
end
|
||||||
|
@ -1,153 +0,0 @@
|
|||||||
/*
|
|
||||||
|
|
||||||
Copyright (c) 2014-2017 Alex Forencich
|
|
||||||
|
|
||||||
Permission is hereby granted, free of charge, to any person obtaining a copy
|
|
||||||
of this software and associated documentation files (the "Software"), to deal
|
|
||||||
in the Software without restriction, including without limitation the rights
|
|
||||||
to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
|
|
||||||
copies of the Software, and to permit persons to whom the Software is
|
|
||||||
furnished to do so, subject to the following conditions:
|
|
||||||
|
|
||||||
The above copyright notice and this permission notice shall be included in
|
|
||||||
all copies or substantial portions of the Software.
|
|
||||||
|
|
||||||
THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
|
|
||||||
IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY
|
|
||||||
FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
|
|
||||||
AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
|
|
||||||
LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
|
|
||||||
OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
|
|
||||||
THE SOFTWARE.
|
|
||||||
|
|
||||||
*/
|
|
||||||
|
|
||||||
// Language: Verilog 2001
|
|
||||||
|
|
||||||
`timescale 1ns / 1ps
|
|
||||||
|
|
||||||
/*
|
|
||||||
* AXI4-Stream register (64 bit datapath)
|
|
||||||
*/
|
|
||||||
module axis_register_64 #
|
|
||||||
(
|
|
||||||
parameter DATA_WIDTH = 64,
|
|
||||||
parameter KEEP_WIDTH = (DATA_WIDTH/8)
|
|
||||||
)
|
|
||||||
(
|
|
||||||
input wire clk,
|
|
||||||
input wire rst,
|
|
||||||
|
|
||||||
/*
|
|
||||||
* AXI input
|
|
||||||
*/
|
|
||||||
input wire [DATA_WIDTH-1:0] input_axis_tdata,
|
|
||||||
input wire [KEEP_WIDTH-1:0] input_axis_tkeep,
|
|
||||||
input wire input_axis_tvalid,
|
|
||||||
output wire input_axis_tready,
|
|
||||||
input wire input_axis_tlast,
|
|
||||||
input wire input_axis_tuser,
|
|
||||||
|
|
||||||
/*
|
|
||||||
* AXI output
|
|
||||||
*/
|
|
||||||
output wire [DATA_WIDTH-1:0] output_axis_tdata,
|
|
||||||
output wire [KEEP_WIDTH-1:0] output_axis_tkeep,
|
|
||||||
output wire output_axis_tvalid,
|
|
||||||
input wire output_axis_tready,
|
|
||||||
output wire output_axis_tlast,
|
|
||||||
output wire output_axis_tuser
|
|
||||||
);
|
|
||||||
|
|
||||||
// datapath registers
|
|
||||||
reg input_axis_tready_reg = 1'b0;
|
|
||||||
|
|
||||||
reg [DATA_WIDTH-1:0] output_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
|
||||||
reg [KEEP_WIDTH-1:0] output_axis_tkeep_reg = {KEEP_WIDTH{1'b0}};
|
|
||||||
reg output_axis_tvalid_reg = 1'b0, output_axis_tvalid_next;
|
|
||||||
reg output_axis_tlast_reg = 1'b0;
|
|
||||||
reg output_axis_tuser_reg = 1'b0;
|
|
||||||
|
|
||||||
reg [DATA_WIDTH-1:0] temp_axis_tdata_reg = {DATA_WIDTH{1'b0}};
|
|
||||||
reg [KEEP_WIDTH-1:0] temp_axis_tkeep_reg = {KEEP_WIDTH{1'b0}};
|
|
||||||
reg temp_axis_tvalid_reg = 1'b0, temp_axis_tvalid_next;
|
|
||||||
reg temp_axis_tlast_reg = 1'b0;
|
|
||||||
reg temp_axis_tuser_reg = 1'b0;
|
|
||||||
|
|
||||||
// datapath control
|
|
||||||
reg store_axis_input_to_output;
|
|
||||||
reg store_axis_input_to_temp;
|
|
||||||
reg store_axis_temp_to_output;
|
|
||||||
|
|
||||||
assign input_axis_tready = input_axis_tready_reg;
|
|
||||||
|
|
||||||
assign output_axis_tdata = output_axis_tdata_reg;
|
|
||||||
assign output_axis_tkeep = output_axis_tkeep_reg;
|
|
||||||
assign output_axis_tvalid = output_axis_tvalid_reg;
|
|
||||||
assign output_axis_tlast = output_axis_tlast_reg;
|
|
||||||
assign output_axis_tuser = output_axis_tuser_reg;
|
|
||||||
|
|
||||||
// enable ready input next cycle if output is ready or the temp reg will not be filled on the next cycle (output reg empty or no input)
|
|
||||||
wire input_axis_tready_early = output_axis_tready | (~temp_axis_tvalid_reg & (~output_axis_tvalid_reg | ~input_axis_tvalid));
|
|
||||||
|
|
||||||
always @* begin
|
|
||||||
// transfer sink ready state to source
|
|
||||||
output_axis_tvalid_next = output_axis_tvalid_reg;
|
|
||||||
temp_axis_tvalid_next = temp_axis_tvalid_reg;
|
|
||||||
|
|
||||||
store_axis_input_to_output = 1'b0;
|
|
||||||
store_axis_input_to_temp = 1'b0;
|
|
||||||
store_axis_temp_to_output = 1'b0;
|
|
||||||
|
|
||||||
if (input_axis_tready_reg) begin
|
|
||||||
// input is ready
|
|
||||||
if (output_axis_tready | ~output_axis_tvalid_reg) begin
|
|
||||||
// output is ready or currently not valid, transfer data to output
|
|
||||||
output_axis_tvalid_next = input_axis_tvalid;
|
|
||||||
store_axis_input_to_output = 1'b1;
|
|
||||||
end else begin
|
|
||||||
// output is not ready, store input in temp
|
|
||||||
temp_axis_tvalid_next = input_axis_tvalid;
|
|
||||||
store_axis_input_to_temp = 1'b1;
|
|
||||||
end
|
|
||||||
end else if (output_axis_tready) begin
|
|
||||||
// input is not ready, but output is ready
|
|
||||||
output_axis_tvalid_next = temp_axis_tvalid_reg;
|
|
||||||
temp_axis_tvalid_next = 1'b0;
|
|
||||||
store_axis_temp_to_output = 1'b1;
|
|
||||||
end
|
|
||||||
end
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
|
||||||
if (rst) begin
|
|
||||||
input_axis_tready_reg <= 1'b0;
|
|
||||||
output_axis_tvalid_reg <= 1'b0;
|
|
||||||
temp_axis_tvalid_reg <= 1'b0;
|
|
||||||
end else begin
|
|
||||||
input_axis_tready_reg <= input_axis_tready_early;
|
|
||||||
output_axis_tvalid_reg <= output_axis_tvalid_next;
|
|
||||||
temp_axis_tvalid_reg <= temp_axis_tvalid_next;
|
|
||||||
end
|
|
||||||
|
|
||||||
// datapath
|
|
||||||
if (store_axis_input_to_output) begin
|
|
||||||
output_axis_tdata_reg <= input_axis_tdata;
|
|
||||||
output_axis_tkeep_reg <= input_axis_tkeep;
|
|
||||||
output_axis_tlast_reg <= input_axis_tlast;
|
|
||||||
output_axis_tuser_reg <= input_axis_tuser;
|
|
||||||
end else if (store_axis_temp_to_output) begin
|
|
||||||
output_axis_tdata_reg <= temp_axis_tdata_reg;
|
|
||||||
output_axis_tkeep_reg <= temp_axis_tkeep_reg;
|
|
||||||
output_axis_tlast_reg <= temp_axis_tlast_reg;
|
|
||||||
output_axis_tuser_reg <= temp_axis_tuser_reg;
|
|
||||||
end
|
|
||||||
|
|
||||||
if (store_axis_input_to_temp) begin
|
|
||||||
temp_axis_tdata_reg <= input_axis_tdata;
|
|
||||||
temp_axis_tkeep_reg <= input_axis_tkeep;
|
|
||||||
temp_axis_tlast_reg <= input_axis_tlast;
|
|
||||||
temp_axis_tuser_reg <= input_axis_tuser;
|
|
||||||
end
|
|
||||||
end
|
|
||||||
|
|
||||||
endmodule
|
|
@ -44,24 +44,39 @@ def bench():
|
|||||||
|
|
||||||
# Parameters
|
# Parameters
|
||||||
DATA_WIDTH = 8
|
DATA_WIDTH = 8
|
||||||
|
KEEP_ENABLE = (DATA_WIDTH>8)
|
||||||
|
KEEP_WIDTH = (DATA_WIDTH/8)
|
||||||
|
LAST_ENABLE = 1
|
||||||
|
ID_ENABLE = 1
|
||||||
|
ID_WIDTH = 8
|
||||||
|
DEST_ENABLE = 1
|
||||||
|
DEST_WIDTH = 8
|
||||||
|
USER_ENABLE = 1
|
||||||
|
USER_WIDTH = 1
|
||||||
|
|
||||||
# Inputs
|
# Inputs
|
||||||
clk = Signal(bool(0))
|
clk = Signal(bool(0))
|
||||||
rst = Signal(bool(0))
|
rst = Signal(bool(0))
|
||||||
current_test = Signal(intbv(0)[8:])
|
current_test = Signal(intbv(0)[8:])
|
||||||
|
|
||||||
input_axis_tdata = Signal(intbv(0)[8:])
|
input_axis_tdata = Signal(intbv(0)[DATA_WIDTH:])
|
||||||
|
input_axis_tkeep = Signal(intbv(1)[KEEP_WIDTH:])
|
||||||
input_axis_tvalid = Signal(bool(0))
|
input_axis_tvalid = Signal(bool(0))
|
||||||
input_axis_tlast = Signal(bool(0))
|
input_axis_tlast = Signal(bool(0))
|
||||||
input_axis_tuser = Signal(bool(0))
|
input_axis_tid = Signal(intbv(0)[ID_WIDTH:])
|
||||||
|
input_axis_tdest = Signal(intbv(0)[DEST_WIDTH:])
|
||||||
|
input_axis_tuser = Signal(intbv(0)[USER_WIDTH:])
|
||||||
output_axis_tready = Signal(bool(0))
|
output_axis_tready = Signal(bool(0))
|
||||||
|
|
||||||
# Outputs
|
# Outputs
|
||||||
input_axis_tready = Signal(bool(0))
|
input_axis_tready = Signal(bool(0))
|
||||||
output_axis_tdata = Signal(intbv(0)[8:])
|
output_axis_tdata = Signal(intbv(0)[DATA_WIDTH:])
|
||||||
|
output_axis_tkeep = Signal(intbv(1)[KEEP_WIDTH:])
|
||||||
output_axis_tvalid = Signal(bool(0))
|
output_axis_tvalid = Signal(bool(0))
|
||||||
output_axis_tlast = Signal(bool(0))
|
output_axis_tlast = Signal(bool(0))
|
||||||
output_axis_tuser = Signal(bool(0))
|
output_axis_tid = Signal(intbv(0)[ID_WIDTH:])
|
||||||
|
output_axis_tdest = Signal(intbv(0)[DEST_WIDTH:])
|
||||||
|
output_axis_tuser = Signal(intbv(0)[USER_WIDTH:])
|
||||||
|
|
||||||
# sources and sinks
|
# sources and sinks
|
||||||
source_pause = Signal(bool(0))
|
source_pause = Signal(bool(0))
|
||||||
@ -73,9 +88,12 @@ def bench():
|
|||||||
clk,
|
clk,
|
||||||
rst,
|
rst,
|
||||||
tdata=input_axis_tdata,
|
tdata=input_axis_tdata,
|
||||||
|
tkeep=input_axis_tkeep,
|
||||||
tvalid=input_axis_tvalid,
|
tvalid=input_axis_tvalid,
|
||||||
tready=input_axis_tready,
|
tready=input_axis_tready,
|
||||||
tlast=input_axis_tlast,
|
tlast=input_axis_tlast,
|
||||||
|
tid=input_axis_tid,
|
||||||
|
tdest=input_axis_tdest,
|
||||||
tuser=input_axis_tuser,
|
tuser=input_axis_tuser,
|
||||||
pause=source_pause,
|
pause=source_pause,
|
||||||
name='source'
|
name='source'
|
||||||
@ -87,9 +105,12 @@ def bench():
|
|||||||
clk,
|
clk,
|
||||||
rst,
|
rst,
|
||||||
tdata=output_axis_tdata,
|
tdata=output_axis_tdata,
|
||||||
|
tkeep=output_axis_tkeep,
|
||||||
tvalid=output_axis_tvalid,
|
tvalid=output_axis_tvalid,
|
||||||
tready=output_axis_tready,
|
tready=output_axis_tready,
|
||||||
tlast=output_axis_tlast,
|
tlast=output_axis_tlast,
|
||||||
|
tid=output_axis_tid,
|
||||||
|
tdest=output_axis_tdest,
|
||||||
tuser=output_axis_tuser,
|
tuser=output_axis_tuser,
|
||||||
pause=sink_pause,
|
pause=sink_pause,
|
||||||
name='sink'
|
name='sink'
|
||||||
@ -106,15 +127,21 @@ def bench():
|
|||||||
current_test=current_test,
|
current_test=current_test,
|
||||||
|
|
||||||
input_axis_tdata=input_axis_tdata,
|
input_axis_tdata=input_axis_tdata,
|
||||||
|
input_axis_tkeep=input_axis_tkeep,
|
||||||
input_axis_tvalid=input_axis_tvalid,
|
input_axis_tvalid=input_axis_tvalid,
|
||||||
input_axis_tready=input_axis_tready,
|
input_axis_tready=input_axis_tready,
|
||||||
input_axis_tlast=input_axis_tlast,
|
input_axis_tlast=input_axis_tlast,
|
||||||
|
input_axis_tid=input_axis_tid,
|
||||||
|
input_axis_tdest=input_axis_tdest,
|
||||||
input_axis_tuser=input_axis_tuser,
|
input_axis_tuser=input_axis_tuser,
|
||||||
|
|
||||||
output_axis_tdata=output_axis_tdata,
|
output_axis_tdata=output_axis_tdata,
|
||||||
|
output_axis_tkeep=output_axis_tkeep,
|
||||||
output_axis_tvalid=output_axis_tvalid,
|
output_axis_tvalid=output_axis_tvalid,
|
||||||
output_axis_tready=output_axis_tready,
|
output_axis_tready=output_axis_tready,
|
||||||
output_axis_tlast=output_axis_tlast,
|
output_axis_tlast=output_axis_tlast,
|
||||||
|
output_axis_tid=output_axis_tid,
|
||||||
|
output_axis_tdest=output_axis_tdest,
|
||||||
output_axis_tuser=output_axis_tuser
|
output_axis_tuser=output_axis_tuser
|
||||||
)
|
)
|
||||||
|
|
||||||
@ -139,10 +166,15 @@ def bench():
|
|||||||
print("test 1: test packet")
|
print("test 1: test packet")
|
||||||
current_test.next = 1
|
current_test.next = 1
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=1,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -160,10 +192,15 @@ def bench():
|
|||||||
print("test 2: longer packet")
|
print("test 2: longer packet")
|
||||||
current_test.next = 2
|
current_test.next = 2
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
bytearray(range(256)))
|
bytearray(range(256)),
|
||||||
|
id=2,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -179,10 +216,15 @@ def bench():
|
|||||||
print("test 3: test packet with pauses")
|
print("test 3: test packet with pauses")
|
||||||
current_test.next = 3
|
current_test.next = 3
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=3,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -214,14 +256,23 @@ def bench():
|
|||||||
print("test 4: back-to-back packets")
|
print("test 4: back-to-back packets")
|
||||||
current_test.next = 4
|
current_test.next = 4
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=4,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=4,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -246,14 +297,23 @@ def bench():
|
|||||||
print("test 5: alternate pause source")
|
print("test 5: alternate pause source")
|
||||||
current_test.next = 5
|
current_test.next = 5
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=5,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=5,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -283,14 +343,23 @@ def bench():
|
|||||||
print("test 6: alternate pause sink")
|
print("test 6: alternate pause sink")
|
||||||
current_test.next = 6
|
current_test.next = 6
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=6,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=6,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -320,11 +389,16 @@ def bench():
|
|||||||
print("test 7: tuser assert")
|
print("test 7: tuser assert")
|
||||||
current_test.next = 7
|
current_test.next = 7
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame.user = 1
|
id=7,
|
||||||
|
dest=1,
|
||||||
|
last_cycle_user=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -335,7 +409,7 @@ def bench():
|
|||||||
rx_frame = sink.recv()
|
rx_frame = sink.recv()
|
||||||
|
|
||||||
assert rx_frame == test_frame
|
assert rx_frame == test_frame
|
||||||
assert rx_frame.user[-1]
|
assert rx_frame.last_cycle_user
|
||||||
|
|
||||||
yield delay(100)
|
yield delay(100)
|
||||||
|
|
||||||
|
@ -33,6 +33,15 @@ module test_axis_register;
|
|||||||
|
|
||||||
// Parameters
|
// Parameters
|
||||||
parameter DATA_WIDTH = 8;
|
parameter DATA_WIDTH = 8;
|
||||||
|
parameter KEEP_ENABLE = (DATA_WIDTH>8);
|
||||||
|
parameter KEEP_WIDTH = (DATA_WIDTH/8);
|
||||||
|
parameter LAST_ENABLE = 1;
|
||||||
|
parameter ID_ENABLE = 1;
|
||||||
|
parameter ID_WIDTH = 8;
|
||||||
|
parameter DEST_ENABLE = 1;
|
||||||
|
parameter DEST_WIDTH = 8;
|
||||||
|
parameter USER_ENABLE = 1;
|
||||||
|
parameter USER_WIDTH = 1;
|
||||||
|
|
||||||
// Inputs
|
// Inputs
|
||||||
reg clk = 0;
|
reg clk = 0;
|
||||||
@ -40,17 +49,23 @@ reg rst = 0;
|
|||||||
reg [7:0] current_test = 0;
|
reg [7:0] current_test = 0;
|
||||||
|
|
||||||
reg [DATA_WIDTH-1:0] input_axis_tdata = 0;
|
reg [DATA_WIDTH-1:0] input_axis_tdata = 0;
|
||||||
|
reg [KEEP_WIDTH-1:0] input_axis_tkeep = 0;
|
||||||
reg input_axis_tvalid = 0;
|
reg input_axis_tvalid = 0;
|
||||||
reg input_axis_tlast = 0;
|
reg input_axis_tlast = 0;
|
||||||
reg input_axis_tuser = 0;
|
reg [ID_WIDTH-1:0] input_axis_tid = 0;
|
||||||
|
reg [DEST_WIDTH-1:0] input_axis_tdest = 0;
|
||||||
|
reg [USER_WIDTH-1:0] input_axis_tuser = 0;
|
||||||
reg output_axis_tready = 0;
|
reg output_axis_tready = 0;
|
||||||
|
|
||||||
// Outputs
|
// Outputs
|
||||||
wire input_axis_tready;
|
wire input_axis_tready;
|
||||||
wire [DATA_WIDTH-1:0] output_axis_tdata;
|
wire [DATA_WIDTH-1:0] output_axis_tdata;
|
||||||
|
wire [KEEP_WIDTH-1:0] output_axis_tkeep;
|
||||||
wire output_axis_tvalid;
|
wire output_axis_tvalid;
|
||||||
wire output_axis_tlast;
|
wire output_axis_tlast;
|
||||||
wire output_axis_tuser;
|
wire [ID_WIDTH-1:0] output_axis_tid;
|
||||||
|
wire [DEST_WIDTH-1:0] output_axis_tdest;
|
||||||
|
wire [USER_WIDTH-1:0] output_axis_tuser;
|
||||||
|
|
||||||
initial begin
|
initial begin
|
||||||
// myhdl integration
|
// myhdl integration
|
||||||
@ -59,16 +74,22 @@ initial begin
|
|||||||
rst,
|
rst,
|
||||||
current_test,
|
current_test,
|
||||||
input_axis_tdata,
|
input_axis_tdata,
|
||||||
|
input_axis_tkeep,
|
||||||
input_axis_tvalid,
|
input_axis_tvalid,
|
||||||
input_axis_tlast,
|
input_axis_tlast,
|
||||||
|
input_axis_tid,
|
||||||
|
input_axis_tdest,
|
||||||
input_axis_tuser,
|
input_axis_tuser,
|
||||||
output_axis_tready
|
output_axis_tready
|
||||||
);
|
);
|
||||||
$to_myhdl(
|
$to_myhdl(
|
||||||
input_axis_tready,
|
input_axis_tready,
|
||||||
output_axis_tdata,
|
output_axis_tdata,
|
||||||
|
output_axis_tkeep,
|
||||||
output_axis_tvalid,
|
output_axis_tvalid,
|
||||||
output_axis_tlast,
|
output_axis_tlast,
|
||||||
|
output_axis_tid,
|
||||||
|
output_axis_tdest,
|
||||||
output_axis_tuser
|
output_axis_tuser
|
||||||
);
|
);
|
||||||
|
|
||||||
@ -78,22 +99,37 @@ initial begin
|
|||||||
end
|
end
|
||||||
|
|
||||||
axis_register #(
|
axis_register #(
|
||||||
.DATA_WIDTH(DATA_WIDTH)
|
.DATA_WIDTH(DATA_WIDTH),
|
||||||
|
.KEEP_ENABLE(KEEP_ENABLE),
|
||||||
|
.KEEP_WIDTH(KEEP_WIDTH),
|
||||||
|
.LAST_ENABLE(LAST_ENABLE),
|
||||||
|
.ID_ENABLE(ID_ENABLE),
|
||||||
|
.ID_WIDTH(ID_WIDTH),
|
||||||
|
.DEST_ENABLE(DEST_ENABLE),
|
||||||
|
.DEST_WIDTH(DEST_WIDTH),
|
||||||
|
.USER_ENABLE(USER_ENABLE),
|
||||||
|
.USER_WIDTH(USER_WIDTH)
|
||||||
)
|
)
|
||||||
UUT (
|
UUT (
|
||||||
.clk(clk),
|
.clk(clk),
|
||||||
.rst(rst),
|
.rst(rst),
|
||||||
// axi input
|
// AXI input
|
||||||
.input_axis_tdata(input_axis_tdata),
|
.input_axis_tdata(input_axis_tdata),
|
||||||
|
.input_axis_tkeep(input_axis_tkeep),
|
||||||
.input_axis_tvalid(input_axis_tvalid),
|
.input_axis_tvalid(input_axis_tvalid),
|
||||||
.input_axis_tready(input_axis_tready),
|
.input_axis_tready(input_axis_tready),
|
||||||
.input_axis_tlast(input_axis_tlast),
|
.input_axis_tlast(input_axis_tlast),
|
||||||
|
.input_axis_tid(input_axis_tid),
|
||||||
|
.input_axis_tdest(input_axis_tdest),
|
||||||
.input_axis_tuser(input_axis_tuser),
|
.input_axis_tuser(input_axis_tuser),
|
||||||
// axi output
|
// AXI output
|
||||||
.output_axis_tdata(output_axis_tdata),
|
.output_axis_tdata(output_axis_tdata),
|
||||||
|
.output_axis_tkeep(output_axis_tkeep),
|
||||||
.output_axis_tvalid(output_axis_tvalid),
|
.output_axis_tvalid(output_axis_tvalid),
|
||||||
.output_axis_tready(output_axis_tready),
|
.output_axis_tready(output_axis_tready),
|
||||||
.output_axis_tlast(output_axis_tlast),
|
.output_axis_tlast(output_axis_tlast),
|
||||||
|
.output_axis_tid(output_axis_tid),
|
||||||
|
.output_axis_tdest(output_axis_tdest),
|
||||||
.output_axis_tuser(output_axis_tuser)
|
.output_axis_tuser(output_axis_tuser)
|
||||||
);
|
);
|
||||||
|
|
||||||
|
@ -28,8 +28,8 @@ import os
|
|||||||
|
|
||||||
import axis_ep
|
import axis_ep
|
||||||
|
|
||||||
module = 'axis_register_64'
|
module = 'axis_register'
|
||||||
testbench = 'test_%s' % module
|
testbench = 'test_%s_64' % module
|
||||||
|
|
||||||
srcs = []
|
srcs = []
|
||||||
|
|
||||||
@ -44,27 +44,39 @@ def bench():
|
|||||||
|
|
||||||
# Parameters
|
# Parameters
|
||||||
DATA_WIDTH = 64
|
DATA_WIDTH = 64
|
||||||
|
KEEP_ENABLE = (DATA_WIDTH>8)
|
||||||
KEEP_WIDTH = (DATA_WIDTH/8)
|
KEEP_WIDTH = (DATA_WIDTH/8)
|
||||||
|
LAST_ENABLE = 1
|
||||||
|
ID_ENABLE = 1
|
||||||
|
ID_WIDTH = 8
|
||||||
|
DEST_ENABLE = 1
|
||||||
|
DEST_WIDTH = 8
|
||||||
|
USER_ENABLE = 1
|
||||||
|
USER_WIDTH = 1
|
||||||
|
|
||||||
# Inputs
|
# Inputs
|
||||||
clk = Signal(bool(0))
|
clk = Signal(bool(0))
|
||||||
rst = Signal(bool(0))
|
rst = Signal(bool(0))
|
||||||
current_test = Signal(intbv(0)[8:])
|
current_test = Signal(intbv(0)[8:])
|
||||||
|
|
||||||
input_axis_tdata = Signal(intbv(0)[64:])
|
input_axis_tdata = Signal(intbv(0)[DATA_WIDTH:])
|
||||||
input_axis_tkeep = Signal(intbv(0)[8:])
|
input_axis_tkeep = Signal(intbv(1)[KEEP_WIDTH:])
|
||||||
input_axis_tvalid = Signal(bool(0))
|
input_axis_tvalid = Signal(bool(0))
|
||||||
input_axis_tlast = Signal(bool(0))
|
input_axis_tlast = Signal(bool(0))
|
||||||
input_axis_tuser = Signal(bool(0))
|
input_axis_tid = Signal(intbv(0)[ID_WIDTH:])
|
||||||
|
input_axis_tdest = Signal(intbv(0)[DEST_WIDTH:])
|
||||||
|
input_axis_tuser = Signal(intbv(0)[USER_WIDTH:])
|
||||||
output_axis_tready = Signal(bool(0))
|
output_axis_tready = Signal(bool(0))
|
||||||
|
|
||||||
# Outputs
|
# Outputs
|
||||||
input_axis_tready = Signal(bool(0))
|
input_axis_tready = Signal(bool(0))
|
||||||
output_axis_tdata = Signal(intbv(0)[64:])
|
output_axis_tdata = Signal(intbv(0)[DATA_WIDTH:])
|
||||||
output_axis_tkeep = Signal(intbv(0)[8:])
|
output_axis_tkeep = Signal(intbv(1)[KEEP_WIDTH:])
|
||||||
output_axis_tvalid = Signal(bool(0))
|
output_axis_tvalid = Signal(bool(0))
|
||||||
output_axis_tlast = Signal(bool(0))
|
output_axis_tlast = Signal(bool(0))
|
||||||
output_axis_tuser = Signal(bool(0))
|
output_axis_tid = Signal(intbv(0)[ID_WIDTH:])
|
||||||
|
output_axis_tdest = Signal(intbv(0)[DEST_WIDTH:])
|
||||||
|
output_axis_tuser = Signal(intbv(0)[USER_WIDTH:])
|
||||||
|
|
||||||
# sources and sinks
|
# sources and sinks
|
||||||
source_pause = Signal(bool(0))
|
source_pause = Signal(bool(0))
|
||||||
@ -80,6 +92,8 @@ def bench():
|
|||||||
tvalid=input_axis_tvalid,
|
tvalid=input_axis_tvalid,
|
||||||
tready=input_axis_tready,
|
tready=input_axis_tready,
|
||||||
tlast=input_axis_tlast,
|
tlast=input_axis_tlast,
|
||||||
|
tid=input_axis_tid,
|
||||||
|
tdest=input_axis_tdest,
|
||||||
tuser=input_axis_tuser,
|
tuser=input_axis_tuser,
|
||||||
pause=source_pause,
|
pause=source_pause,
|
||||||
name='source'
|
name='source'
|
||||||
@ -95,6 +109,8 @@ def bench():
|
|||||||
tvalid=output_axis_tvalid,
|
tvalid=output_axis_tvalid,
|
||||||
tready=output_axis_tready,
|
tready=output_axis_tready,
|
||||||
tlast=output_axis_tlast,
|
tlast=output_axis_tlast,
|
||||||
|
tid=output_axis_tid,
|
||||||
|
tdest=output_axis_tdest,
|
||||||
tuser=output_axis_tuser,
|
tuser=output_axis_tuser,
|
||||||
pause=sink_pause,
|
pause=sink_pause,
|
||||||
name='sink'
|
name='sink'
|
||||||
@ -115,6 +131,8 @@ def bench():
|
|||||||
input_axis_tvalid=input_axis_tvalid,
|
input_axis_tvalid=input_axis_tvalid,
|
||||||
input_axis_tready=input_axis_tready,
|
input_axis_tready=input_axis_tready,
|
||||||
input_axis_tlast=input_axis_tlast,
|
input_axis_tlast=input_axis_tlast,
|
||||||
|
input_axis_tid=input_axis_tid,
|
||||||
|
input_axis_tdest=input_axis_tdest,
|
||||||
input_axis_tuser=input_axis_tuser,
|
input_axis_tuser=input_axis_tuser,
|
||||||
|
|
||||||
output_axis_tdata=output_axis_tdata,
|
output_axis_tdata=output_axis_tdata,
|
||||||
@ -122,6 +140,8 @@ def bench():
|
|||||||
output_axis_tvalid=output_axis_tvalid,
|
output_axis_tvalid=output_axis_tvalid,
|
||||||
output_axis_tready=output_axis_tready,
|
output_axis_tready=output_axis_tready,
|
||||||
output_axis_tlast=output_axis_tlast,
|
output_axis_tlast=output_axis_tlast,
|
||||||
|
output_axis_tid=output_axis_tid,
|
||||||
|
output_axis_tdest=output_axis_tdest,
|
||||||
output_axis_tuser=output_axis_tuser
|
output_axis_tuser=output_axis_tuser
|
||||||
)
|
)
|
||||||
|
|
||||||
@ -146,10 +166,15 @@ def bench():
|
|||||||
print("test 1: test packet")
|
print("test 1: test packet")
|
||||||
current_test.next = 1
|
current_test.next = 1
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=1,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -167,10 +192,15 @@ def bench():
|
|||||||
print("test 2: longer packet")
|
print("test 2: longer packet")
|
||||||
current_test.next = 2
|
current_test.next = 2
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
bytearray(range(256)))
|
bytearray(range(256)),
|
||||||
|
id=2,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -186,10 +216,15 @@ def bench():
|
|||||||
print("test 3: test packet with pauses")
|
print("test 3: test packet with pauses")
|
||||||
current_test.next = 3
|
current_test.next = 3
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
bytearray(range(256)))
|
bytearray(range(256)),
|
||||||
|
id=3,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -221,14 +256,23 @@ def bench():
|
|||||||
print("test 4: back-to-back packets")
|
print("test 4: back-to-back packets")
|
||||||
current_test.next = 4
|
current_test.next = 4
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=4,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=4,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -253,14 +297,23 @@ def bench():
|
|||||||
print("test 5: alternate pause source")
|
print("test 5: alternate pause source")
|
||||||
current_test.next = 5
|
current_test.next = 5
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=5,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=5,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -290,14 +343,23 @@ def bench():
|
|||||||
print("test 6: alternate pause sink")
|
print("test 6: alternate pause sink")
|
||||||
current_test.next = 6
|
current_test.next = 6
|
||||||
|
|
||||||
test_frame1 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame1 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x01\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame2 = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
id=6,
|
||||||
|
dest=1
|
||||||
|
)
|
||||||
|
test_frame2 = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x02\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
|
id=6,
|
||||||
|
dest=2
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame1)
|
source.send(test_frame1)
|
||||||
source.send(test_frame2)
|
source.send(test_frame2)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
@ -327,11 +389,16 @@ def bench():
|
|||||||
print("test 7: tuser assert")
|
print("test 7: tuser assert")
|
||||||
current_test.next = 7
|
current_test.next = 7
|
||||||
|
|
||||||
test_frame = axis_ep.AXIStreamFrame(b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
test_frame = axis_ep.AXIStreamFrame(
|
||||||
|
b'\xDA\xD1\xD2\xD3\xD4\xD5' +
|
||||||
b'\x5A\x51\x52\x53\x54\x55' +
|
b'\x5A\x51\x52\x53\x54\x55' +
|
||||||
b'\x80\x00' +
|
b'\x80\x00' +
|
||||||
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10')
|
b'\x00\x01\x02\x03\x04\x05\x06\x07\x08\x09\x0a\x0b\x0c\x0d\x0e\x0f\x10',
|
||||||
test_frame.user = 1
|
id=7,
|
||||||
|
dest=1,
|
||||||
|
last_cycle_user=1
|
||||||
|
)
|
||||||
|
|
||||||
source.send(test_frame)
|
source.send(test_frame)
|
||||||
yield clk.posedge
|
yield clk.posedge
|
||||||
|
|
||||||
@ -342,7 +409,7 @@ def bench():
|
|||||||
rx_frame = sink.recv()
|
rx_frame = sink.recv()
|
||||||
|
|
||||||
assert rx_frame == test_frame
|
assert rx_frame == test_frame
|
||||||
assert rx_frame.user[-1]
|
assert rx_frame.last_cycle_user
|
||||||
|
|
||||||
yield delay(100)
|
yield delay(100)
|
||||||
|
|
||||||
|
@ -27,13 +27,21 @@ THE SOFTWARE.
|
|||||||
`timescale 1ns / 1ps
|
`timescale 1ns / 1ps
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* Testbench for axis_register_64
|
* Testbench for axis_register
|
||||||
*/
|
*/
|
||||||
module test_axis_register_64;
|
module test_axis_register_64;
|
||||||
|
|
||||||
// Parameters
|
// Parameters
|
||||||
parameter DATA_WIDTH = 64;
|
parameter DATA_WIDTH = 64;
|
||||||
|
parameter KEEP_ENABLE = (DATA_WIDTH>8);
|
||||||
parameter KEEP_WIDTH = (DATA_WIDTH/8);
|
parameter KEEP_WIDTH = (DATA_WIDTH/8);
|
||||||
|
parameter LAST_ENABLE = 1;
|
||||||
|
parameter ID_ENABLE = 1;
|
||||||
|
parameter ID_WIDTH = 8;
|
||||||
|
parameter DEST_ENABLE = 1;
|
||||||
|
parameter DEST_WIDTH = 8;
|
||||||
|
parameter USER_ENABLE = 1;
|
||||||
|
parameter USER_WIDTH = 1;
|
||||||
|
|
||||||
// Inputs
|
// Inputs
|
||||||
reg clk = 0;
|
reg clk = 0;
|
||||||
@ -44,7 +52,9 @@ reg [DATA_WIDTH-1:0] input_axis_tdata = 0;
|
|||||||
reg [KEEP_WIDTH-1:0] input_axis_tkeep = 0;
|
reg [KEEP_WIDTH-1:0] input_axis_tkeep = 0;
|
||||||
reg input_axis_tvalid = 0;
|
reg input_axis_tvalid = 0;
|
||||||
reg input_axis_tlast = 0;
|
reg input_axis_tlast = 0;
|
||||||
reg input_axis_tuser = 0;
|
reg [ID_WIDTH-1:0] input_axis_tid = 0;
|
||||||
|
reg [DEST_WIDTH-1:0] input_axis_tdest = 0;
|
||||||
|
reg [USER_WIDTH-1:0] input_axis_tuser = 0;
|
||||||
reg output_axis_tready = 0;
|
reg output_axis_tready = 0;
|
||||||
|
|
||||||
// Outputs
|
// Outputs
|
||||||
@ -53,7 +63,9 @@ wire [DATA_WIDTH-1:0] output_axis_tdata;
|
|||||||
wire [KEEP_WIDTH-1:0] output_axis_tkeep;
|
wire [KEEP_WIDTH-1:0] output_axis_tkeep;
|
||||||
wire output_axis_tvalid;
|
wire output_axis_tvalid;
|
||||||
wire output_axis_tlast;
|
wire output_axis_tlast;
|
||||||
wire output_axis_tuser;
|
wire [ID_WIDTH-1:0] output_axis_tid;
|
||||||
|
wire [DEST_WIDTH-1:0] output_axis_tdest;
|
||||||
|
wire [USER_WIDTH-1:0] output_axis_tuser;
|
||||||
|
|
||||||
initial begin
|
initial begin
|
||||||
// myhdl integration
|
// myhdl integration
|
||||||
@ -65,6 +77,8 @@ initial begin
|
|||||||
input_axis_tkeep,
|
input_axis_tkeep,
|
||||||
input_axis_tvalid,
|
input_axis_tvalid,
|
||||||
input_axis_tlast,
|
input_axis_tlast,
|
||||||
|
input_axis_tid,
|
||||||
|
input_axis_tdest,
|
||||||
input_axis_tuser,
|
input_axis_tuser,
|
||||||
output_axis_tready
|
output_axis_tready
|
||||||
);
|
);
|
||||||
@ -74,6 +88,8 @@ initial begin
|
|||||||
output_axis_tkeep,
|
output_axis_tkeep,
|
||||||
output_axis_tvalid,
|
output_axis_tvalid,
|
||||||
output_axis_tlast,
|
output_axis_tlast,
|
||||||
|
output_axis_tid,
|
||||||
|
output_axis_tdest,
|
||||||
output_axis_tuser
|
output_axis_tuser
|
||||||
);
|
);
|
||||||
|
|
||||||
@ -82,26 +98,38 @@ initial begin
|
|||||||
$dumpvars(0, test_axis_register_64);
|
$dumpvars(0, test_axis_register_64);
|
||||||
end
|
end
|
||||||
|
|
||||||
axis_register_64 #(
|
axis_register #(
|
||||||
.DATA_WIDTH(DATA_WIDTH),
|
.DATA_WIDTH(DATA_WIDTH),
|
||||||
.KEEP_WIDTH(KEEP_WIDTH)
|
.KEEP_ENABLE(KEEP_ENABLE),
|
||||||
|
.KEEP_WIDTH(KEEP_WIDTH),
|
||||||
|
.LAST_ENABLE(LAST_ENABLE),
|
||||||
|
.ID_ENABLE(ID_ENABLE),
|
||||||
|
.ID_WIDTH(ID_WIDTH),
|
||||||
|
.DEST_ENABLE(DEST_ENABLE),
|
||||||
|
.DEST_WIDTH(DEST_WIDTH),
|
||||||
|
.USER_ENABLE(USER_ENABLE),
|
||||||
|
.USER_WIDTH(USER_WIDTH)
|
||||||
)
|
)
|
||||||
UUT (
|
UUT (
|
||||||
.clk(clk),
|
.clk(clk),
|
||||||
.rst(rst),
|
.rst(rst),
|
||||||
// axi input
|
// AXI input
|
||||||
.input_axis_tdata(input_axis_tdata),
|
.input_axis_tdata(input_axis_tdata),
|
||||||
.input_axis_tkeep(input_axis_tkeep),
|
.input_axis_tkeep(input_axis_tkeep),
|
||||||
.input_axis_tvalid(input_axis_tvalid),
|
.input_axis_tvalid(input_axis_tvalid),
|
||||||
.input_axis_tready(input_axis_tready),
|
.input_axis_tready(input_axis_tready),
|
||||||
.input_axis_tlast(input_axis_tlast),
|
.input_axis_tlast(input_axis_tlast),
|
||||||
|
.input_axis_tid(input_axis_tid),
|
||||||
|
.input_axis_tdest(input_axis_tdest),
|
||||||
.input_axis_tuser(input_axis_tuser),
|
.input_axis_tuser(input_axis_tuser),
|
||||||
// axi output
|
// AXI output
|
||||||
.output_axis_tdata(output_axis_tdata),
|
.output_axis_tdata(output_axis_tdata),
|
||||||
.output_axis_tkeep(output_axis_tkeep),
|
.output_axis_tkeep(output_axis_tkeep),
|
||||||
.output_axis_tvalid(output_axis_tvalid),
|
.output_axis_tvalid(output_axis_tvalid),
|
||||||
.output_axis_tready(output_axis_tready),
|
.output_axis_tready(output_axis_tready),
|
||||||
.output_axis_tlast(output_axis_tlast),
|
.output_axis_tlast(output_axis_tlast),
|
||||||
|
.output_axis_tid(output_axis_tid),
|
||||||
|
.output_axis_tdest(output_axis_tdest),
|
||||||
.output_axis_tuser(output_axis_tuser)
|
.output_axis_tuser(output_axis_tuser)
|
||||||
);
|
);
|
||||||
|
|
||||||
|
Loading…
x
Reference in New Issue
Block a user